

ΕΘΝΙΚΟ ΜΕΤΣΟΒΙΟ ΠΟΛΥΤΕΧΝΕΙΟ

ΣΧΟΛΗ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ ΚΑΙ ΜΗΧΑΝΙΚΩΝ ΥΠΟΛΟΓΙΣΤΩΝ

ΤΟΜΕΑΣ ΤΕΧΝΟΛΟΓΙΑΣ ΠΛΗΡΟΦΟΡΙΚΗΣ ΚΑΙ ΥΠΟΛΟΓΙΣΤΩΝ

# Υλοποίηση των Τεχνικών PWM, Sinusoidal PWM και Παραμετρικής Πολυφασικής και Πολυεπίπεδης Space Vector PWM σε FPGA

ΔΙΠΛΩΜΑΤΙΚΗ ΕΡΓΑΣΙΑ

Τσακανίκας Θεοφάνης

Επιβλέπων: Γεώργιος Οικονομάκος

Επίκουρος Καθηγητής Ε.Μ.Π

ΑΘΗΝΑ ΙΟΥΛΙΟΣ 2013



ΕΘΝΙΚΟ ΜΕΤΣΟΒΙΟ ΠΟΛΥΤΕΧΝΕΙΟ

ΣΧΟΛΗ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ ΚΑΙ ΜΗΧΑΝΙΚΩΝ ΥΠΟΛΟΓΙΣΤΩΝ ΤΟΜΕΑΣ ΤΕΧΝΟΛΟΓΙΑΣ ΠΛΗΡΟΦΟΡΙΚΗΣ ΚΑΙ ΥΠΟΛΟΓΙΣΤΩΝ

# Υλοποίηση των Τεχνικών PWM, Sinusoidal PWM και Παραμετρικής Πολυφασικής και Πολυεπίπεδης Space Vector PWM σε FPGA

ΔΙΠΛΩΜΑΤΙΚΗ ΕΡΓΑΣΙΑ

# Τσακανίκας Θεοφάνης

Επιβλέπων: Γεώργιος Οικονομάκος

Επίκουρος Καθηγητής Ε.Μ.Π

Εγκρίθηκε από την τριμελή εξεταστική επιτροπή την 3<sup>η</sup> Ιουλίου 2013.

..... Γεώργιος Οικονομάκος

Επ. Καθηγητής Ε.Μ.Π

Δημήτριος Σούντρης

Επ. Καθηγητής Ε.Μ.Π

Κιαμάλ Πεκμεστζή Καθηγητής Ε.Μ.Π

ΑΘΗΝΑ, ΙΟΥΛΙΟΣ 2013

.....

Τσακανίκας Θεοφάνης

Διπλωματούχος Ηλεκτρολόγος Μηχανικός και Μηχανικός Υπολογιστών Ε.Μ.Π.

Copyright © Θεοφάνης Τσακανίκας, 2013

Με επιφύλαξη παντός δικαιώματος. All rights reserved.

Απαγορεύεται η αντιγραφή, αποθήκευση και διανομή της παρούσας εργασίας, εξ ολοκλήρου ή τμήματος αυτής, για εμπορικό σκοπό. Επιτρέπεται η ανατύπωση, αποθήκευση και διανομή για σκοπό μη κερδοσκοπικό, εκπαιδευτικής ή ερευνητικής φύσης, υπό την προϋπόθεση να αναφέρεται η πηγή προέλευσης και να διατηρείται το παρόν μήνυμα. Ερωτήματα που αφορούν τη χρήση της εργασίας για κερδοσκοπικό σκοπό πρέπει να απευθύνονται προς τον συγγραφέα.

Οι απόψεις και τα συμπεράσματα που περιέχονται σε αυτό το έγγραφο εκφράζουν τον συγγραφέα και δεν πρέπει να ερμηνευθεί ότι αντιπροσωπεύουν τις επίσημες θέσεις του Εθνικού Μετσόβιου Πολυτεχνείου.

#### ΠΕΡΙΛΗΨΗ

Σκοπός της παρούσας διπλωματικής εργασίας είναι η παρουσίαση τριών τεχνικών διαμόρφωσης εύρους παλμών(Pulse Width Modulation Techniques), οι οποίες χρησιμοποιούνται κυρίως σε εφαρμογές που έχουν να κάνουν με τα ηλεκτρονικά ισχύος, και η υλοποίησή τους με την γλώσσα περιγραφής υλικού VHDL. Η πρώτη τεχνική είναι μία απλή διαμόρφωση εύρους παλμών(Pulse Width Modulation), η οποία αποτελεί αναπόσπαστο κομμάτι των περισσοτέρων ενσωματωμένων συστημάτων. Η δεύτερη τεχνική αποτελεί μία εναλλακτική υλοποίηση της τεχνικής ημιτονοειδούς διαμόρφωσης εύρους παλμών(Sinusoidal Pulse Width Modulation) για τον έλεγχο της τάσης εξόδου ενός αναστροφέα, η οποία υλοποιείται με δύο τρόπους, ενώ η τρίτη τεχνική αποτελεί μία παραμετρική πολυφασική αλλά και πολυεπίπεδη διαμόρφωση εύρους παλμών με χωρικά διανύσματα(Space Vector Pulse Width Modulation). Και οι τρεις αυτές τεχνικές υλοποιούνται με την γλώσσα περιγραφής υλικού VHDL και ελέγχονται με την χρήση ενός Field Programmable Gate Array(FPGA). Πιο συγκεκριμένα παρουσιάζεται μία μέθοδος για την υλοποίηση της PWM τεχνικής η οποία χρησιμοποιεί ένα μετρητή για την επίτευξη του επιθυμητού duty cycle. Επίσης παρουσιάζονται 2 τεχνικές και για την υλοποίηση της SPWM όπου στην μία έχουμε δυναμική παραγωγή ημιτονοειδών δειγμάτων, όποτε αυτό χρειάζεται, ενώ στην άλλη έχουμε αποθηκευμένα 1000 δείγματα ημιτόνου σε μία ROM τα οποία χρησιμοποιούμε για να πετύχουμε τις επιθυμητές συγκρίσεις με ένα τριγωνικό παλμό. Όσον αφορά στην SVPWM παρουσιάζεται ένα παράδειγμα προσομοίωσης που αφορά στο χειρισμό των διακοπτών ενός πενταφασικού, πέντε επιπέδων αναστροφέα και ένα παράδειγμα προσομοίωσης αλλά και πραγματικής υλοποίησης σε FPGA και παρατήρησης στον παλμογράφο, για το χειρισμό των διακοπτών ενός μονοφασικού αναστροφέα τριών επιπέδων. Τα αποτελέσματα των τριών αυτών τεχνικών προσδιορίζονται θεωρητικά, αποδεικνύονται μέσω προσομοιώσεων και εφαρμόζονται σε πραγματικά FPGA μέσω των οποίων παρατηρούνται σε παλμογράφο.

Οι διάφορες προσομοιώσεις γίνονται με την χρήση των εργαλείων προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter Edition, PSim και Matlab-Simulink ενώ η ψηφιακή υλοποίηση πάνω στο υλικό γίνεται με την χρήση του ISE Design Suite 14.4 της Xilinx. Το FPGA το οποίο χρησιμοποιήσαμε για τις τεχνικές SPWM και SVPWM ήταν το SPARTAN6 XC6SLX16(Package CSG324), ενώ για την PWM το SPARTAN3E.

Η διπλωματική αυτή χωρίζεται σε πέντε βασικές ενότητες:

- 1) Μία εισαγωγή στις βασικές έννοιες που διέπουν τα FPGA.
- 2) Υλοποίηση της PWM τεχνικής.
- 3) Υλοποίηση των SPWM τεχνικών.
- 4) Υλοποίηση της παραμετρικής πολυεπίπεδης και πολυφασικής SVPWM.
- 5) Συμπεράσματα.

**Λέξεις Κλειδιά:** Ημιτονοειδής διαμόρφωση εύρους παλμών, υπολογισμός δειγμάτων ημιτόνου, διαμόρφωση εύρους παλμών με χωρικά διανύσματα τάσης, παραμετρική σχεδίαση, πολυεπίπεδοι και πολυφασικοί μετατροπείς, γλώσσα περιγραφής υλικού VHDL, FPGA.

#### ABSTRACT

The scope of this diploma thesis is the presentation of three Pulse Width Modulation(PWM) techniques, which are mainly used in power electronic applications, and their implementation using the hardware descriptive language VHDL. The first technique is a simple Pulse Width Modualtion(PWM) technique, that is an integral part of most embedded systems. The second technique is an alternative implementation of the Sinusoidal Pulse Width Modulation(SPWM) technique used to control the output voltage of an inverter, which is implemented in two ways, while the third one is a parametric, multiphase and multilevel Space Vector Pulse Width Modulation(SVPWM) technique. These three techniques are implemented with the hardware descriptive language VHDL and are being controlled with the use of a Field Programmable Gate Array (FPGA). More specifically, one method is illustrated to implement the PWM technique which uses a counter in order to achieve the desired duty cycle. Also there are presented two ways in order to implement the SPWM technique where in the first one we produce dynamic sinusoidal samples when needed, while on the other one we have stored 1000 samples of a sinusoidal wave in a ROM memory which we use in order to achieve the desired comparisons with a triangular wave. Regarding SVPWM an example of handling the switches of a five phase, five – level inverter is presented as well as another example that has to do with the handling of a single phase inverter circuit of three levels. The results of these three techniques, are identified theoretically, are proved through simulations and are applied to real FPGAs through which are being observed with the use of an oscilloscope.

The various simulations are done using the simulation tools Modelsim Altera 10.0c (Quartus II 11.1) Starter Edition, PSim and Matlab-Simulink and the digital implementation on the material is achieved with the use of the ISE Design Suite 14.4 Xilinx. The FPGA which was used for the techniques SPWM and SVPWM was SPARTAN6 XC6SLX16 (Package CSG324), while for the PWM technique we used SPARTAN3E.

This diploma thesis is divided into five main sections:

- 1) An introduction to the basic concepts of FPGAs.
- 2) Implementation of the PWM technique.
- 3) Implementation of the SPWM technique.
- 4) Implementation of the parametric, multilevel and multiphase SVPWM.
- 5) Conclusions.

**Key Words:** Sinusoidal pulse width modulation, computation of sinusoidal samples, pulse width modulation with space vectors, parametric design, multilevel and multiphase converters, hardware description language VHDL, FPGA.

#### ΠΡΟΛΟΓΟΣ

Η παρούσα διπλωματική εργασία εκπονείται στα πλαίσια της πενταετούς υποχρεωτικής φοίτησης στη σχολή Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών του Ε.Μ.Π. Σκοπός της είναι η υλοποίηση τριών τεχνικών διαμόρφωσης εύρους παλμών, που αφορούν σε χειρισμό διακοπτών μετατροπέων οι οποίοι βρίσκουν εφαρμογή στον τομέα των ηλεκτρονικών ισχύος, με τη γλώσσα περιγραφής υλικού VHDL και τη χρήση FPGA. Η υλοποίηση των τεχνικών αυτών όπως και η γενικότερη μελέτη πάνω σε θέματα που αφορούν στην εφαρμογή των FPGA στα ηλεκτρονικά ισχύος παρουσιάζει ιδιαίτερο ενδιαφέρον για τους ηλεκτρολόγους μηχανικούς, καθώς συνδυάζει άμεσα δύο επιστημονικά πεδία: εκείνο της ενέργειας & των ηλεκτρονικών ισχύος με αυτό των μικροϋπολογιστών και των ψηφιακών συστημάτων. Ιδιαίτερα αυξημένο είναι το ενδιαφέρον τον τελευταίο καιρό λόγω της αυξανόμενης από τη μία εισαγωγής των FPGA σε ενσωματωμένα συστήματα αλλά και των δυνατοτήτων από την άλλη που προσφέρει ο τομέας της ενέργειας κυρίως σε θέματα που αφορούν την εξοικονόμηση και τα οποία μπορούν να φέρουν πολλαπλά κέρδη όχι μόνο οικονομικά αλλά και για το ίδιο το περιβάλλον. Οι τεχνικές οι οποίες εξετάστηκαν στην παρούσα εργασία, δοκιμάστηκαν τόσο σε επίπεδο προσομοίωσης όσο και πειραματικής επιβεβαίωσης στο εργαστήριο Μικροϋπολογιστών και Ψηφιακών Συστημάτων του Ε.Μ.Π.

Στο πρώτο κεφάλαιο αρχικά αναφέρονται κάποια γενικά στοιχεία που αφορούν στην αρχιτεκτονική, στα πλεονεκτήματα και μειονεκτήματα αλλά και στη διαδικασία σχεδίασης των FPGA. Στη συνέχεια γίνεται αναφορά στη χρήση των ψηφιακών επεξεργαστών σήματος αλλά και των FPGA στα ηλεκτρονικά ισχύος και παρουσιάζεται ένα παράδειγμα που αναφέρεται στη σύγκριση των αποδόσεών τους. Τέλος γίνεται αναφορά σε βασικά στοιχεία που αφορούν στη γλώσσα περιγραφής υλικού VHDL.

Στο δεύτερο κεφάλαιο, παρουσιάζεται η πρώτη τεχνική διαμόρφωσης εύρους παλμών. Αυτή είναι μία απλή PWM(Pulse Width Modulation) τεχνική, η οποία παράγει, ανάλογα με την είσοδο που λαμβάνει, τους επιθυμητούς παλμούς στην έξοδο.

Στο τρίτο κεφάλαιο μελετάται η δεύτερη τεχνική διαμόρφωσης εύρους παλμών. Αυτή είναι η SPWM(Sinusoidal Pulse Width Modulation) τεχνική, η οποία παράγει τους παλμούς χειρισμού των τεσσάρων διακοπτών ενός μονοφασικού, στην προκειμένη περίπτωση, αναστροφέα βασιζόμενη στη σύγκριση ενός ημιτονοειδούς με ένα τριγωνικό σήμα. Η τεχνική αυτή πραγματοποιείται με δύο τρόπους οι οποίοι και συγκρίνονται με βάση την ακρίβεια των αποτελεσμάτων αλλά και τους απαιτούμενους πόρους που δεσμεύουν από το FPGA για την υλοποίησή τους.

Στο τέταρτο κεφάλαιο παρουσιάζεται η τρίτη και αποδοτικότερη τεχνική διαμόρφωσης εύρους παλμών. Αυτή είναι η SVPWM(Space Vector Pulse Width Modulation) τεχνική και η οποία αφορά στο χειρισμό των διακοπτών πολυφασικών αλλά και πολυεπίπεδων μετατροπέων με τη χρήση χωρικών διανυσμάτων. Η υλοποίηση αυτή είναι επίσης και παραμετρική καθώς δίνεται η δυνατότητα προσαρμογής του συστήματος σε οποιοδήποτε αριθμό φάσεων και επιπέδων. Στο κεφάλαιο αυτό παρουσιάζεται αναλυτικά ένας αλγόριθμος για την τεχνική SVPWM, μέσω του οποίου επιτυγχάνεται

πέρα από την ακριβή προσέγγιση του σήματος αναφοράς, μέσω της ρυθμιζόμενης αγωγής των ημιαγωγικών διακοπτών, και η ελαχιστοποίηση των διακοπτικών απωλειών.

Στο πέμπτο κεφάλαιο γίνεται μία σύνοψη των κυριότερων συμπερασμάτων που αφορούν στις τρεις προαναφερθείσες τεχνικές, και παρατίθενται κάποιες προτάσεις για μελλοντική έρευνα και εργασία.

#### ΕΥΧΑΡΙΣΤΙΕΣ

Στο πλαίσιο της παρούσας διπλωματικής εργασίας, θέλω να εκφράσω της θερμές μου ευχαριστίες στον επιβλέποντα καθηγητή κ. Οικονομάκο Γεώργιο για την ευκαιρία που μου έδωσε να ασχοληθώ με ένα τόσο ενδιαφέρον και πρωτότυπο θέμα. Τον ευχαριστώ για την έμπρακτη εμπιστοσύνη που έδειξε στο πρόσωπό μου, την πάντα πρόθυμη και έγκαιρη βοήθειά του αλλά και την άριστη συνεργασία μας. Επίσης θέλω να ευχαριστήσω ιδιαιτέρως την οικογένειά μου και το φιλικό μου περιβάλλον, καθώς στάθηκαν δίπλα μου, με στήριξαν, και συνέβαλαν τα μέγιστα τόσο στην ολοκλήρωση της εργασίας όσο και καθ' όλη τη διάρκεια των σπουδών μου.

## ΠΕΡΙΕΧΟΜΕΝΑ

# <u>КЕФАЛАЮ 1°:</u>

### ΒΑΣΙΚΕΣ ΓΝΩΣΕΙΣ ΚΑΙ ΔΙΑΔΙΚΑΣΙΑ ΣΧΕΔΙΑΣΗΣ ΣΕ FPGA

| 1.1 Εισαγωγή                                                | 23 |
|-------------------------------------------------------------|----|
| 1.2 Περιγραφή των FPGA                                      | 23 |
| 1.3 Πλεονεκτήματα και μειονεκτήματα των FPGA                | 26 |
| 1.3.1 Πλεονεκτήματα των FPGA                                | 26 |
| 1.3.2 Μειονεκτήματα των FPGA                                | 27 |
| 1.4 Ροή Σχεδιασμού FPGA                                     | 28 |
| 1.4.1 Είσοδος Σχεδίασης                                     | 29 |
| 1.4.2 Προσομοίωση Συμπεριφοράς                              | 29 |
| 1.4.3 Σύνθεση Σχεδιάσης                                     | 29 |
| 1.4.4 Υλοποίηση Σχεδίασης                                   | 29 |
| 1.4.5 Προγραμματισμός της Xilinx συσκευής(FPGA)             |    |
| 1.4.6 Ρύθμιση συσκευής στόχου                               |    |
| 1.4.7 Αντιστοίχιση ακροδεκτών FPGA με σήματα εισόδου εξόδου | 32 |
| 1.5 Τα FPGA στα ηλεκτρονικά ισχύος                          | 32 |
| 1.5.1 Τα DSP στα ηλεκτρονικά ισχύος                         | 32 |
| 1.5.2 FPGA έναντι DSP στα ηλεκτρονικά ισχύος                | 33 |
| 1.6 Η γλώσσα περιγραφής υλικού VHDL                         | 35 |
| 1.6.1 Πλεονεκτήματα της VHDL                                |    |
| 1.6.2 Μειονεκτήματα της VHDL                                |    |

### <u>ΚΕΦΑΛΑΙΟ 2°:</u>

## ΥΛΟΠΟΙΗΣΗ ΚΑΙ ΑΠΟΤΕΛΕΣΜΑΤΑ ΤΗΣ PWM ΤΕΧΝΙΚΗΣ

| <b>2.1 Εισαγωγή</b>                                             |    |  |
|-----------------------------------------------------------------|----|--|
| 2.2 Ψηφιακές τεχνικές PWM παραγωγής                             | 37 |  |
| <b>2.3 Υψηλής συχνότητας PWM γεννήτρια βασισμένη σε μετρητή</b> |    |  |
| 2.3.1 Αρχιτεκτονική σχεδίασης                                   | 39 |  |
| 2.3.2 VHDL κώδικας αρχιτεκτονικής                               | 39 |  |
| 2.3.3 Προσομοίωση στο Modelsim                                  | 41 |  |
| 2.3.4 RTL Schematic στο Xilinx ISE                              | 42 |  |
| 2.3.5 Αναφορά χρησιμοποίησης συσκευής                           | 43 |  |
| 2.4 Πειραματική διαδικασία                                      | 44 |  |

### <u>ΚΕΦΑΛΑΙΟ 3°:</u>

### ΥΛΟΠΟΙΗΣΗ ΚΑΙ ΑΠΟΤΕΛΕΣΜΑΤΑ ΤΗΣ SPWM ΤΕΧΝΙΚΗΣ

| 3.1 Εισαγωγή                                      | 47 |  |
|---------------------------------------------------|----|--|
| 3.2 Προσομοίωση της SPWM τεχνικής με το PSim      | 48 |  |
| <b>3.3 Ψηφιακή υλοποίηση της SPWM τεχνικής</b> 50 |    |  |
| <b>3.4 SPWM τεχνική με χρήση μνήμης ROM</b> 61    |    |  |
| 3.4.1 Παραγωγή Δειγμάτων Ημιτόνου                 | 61 |  |
| 3.4.2 Παραγωγή Παλμών Διακοπτών                   | 67 |  |
| 3.4.3 Αποτελέσματα προσομοίωσης σχεδίασης         | 70 |  |
| 3.4.4 Αποτελέσματα πειραματικής διαδικασίας       | 74 |  |

| 3.5 SPWM τεχνική με δυναμικό υπολογισμό δειγμάτων | 82 |
|---------------------------------------------------|----|
| 3.5.1 Σύστημα Xilinx Core Generator               | 83 |
| 3.5.2 Ανάλυση VHDL κώδικα σχεδίασης               | 83 |
| 3.5.3 Αποτελέσματα προσομοίωσης σχεδίασης         | 88 |
| 3.5.4 Αποτελέσματα πειραματικής διαδικασίας       | 93 |
| 3.6 Σύγκριση των δύο SPWM τεχνικών                | 96 |

# <u>ΚΕΦΑΛΑΙΟ 4°:</u>

# ΥΛΟΠΟΙΗΣΗ ΚΑΙ ΑΠΟΤΕΛΕΣΜΑΤΑ ΤΗΣ ΠΑΡΑΜΕΤΡΙΚΗΣ, ΠΟΛΥΦΑΣΙΚΗΣ ΚΑΙ ΠΟΛΥΕΠΙΠΕΔΗΣ SVPWM ΤΕΧΝΙΚΗΣ

| 4.1 Εισαγωγή                                                         |              |
|----------------------------------------------------------------------|--------------|
| 4.2 Η τεχνική SVPWM                                                  | 100          |
| <b>4.3 Υλοποίηση αλγορίθμου</b> 102                                  |              |
| 4.3.1 Παραμετρική σχεδίαση, ανεξάρτητη τεχνολογίας                   | 105          |
| 4.3.2 Αποσύνθεση κανονικοποιημένου σήματος αναφοράς                  | 109          |
| 4.3.3 Ταξινόμηση κλασματικού μέρους αναφοράς                         | 112          |
| 4.3.4 Υπολογισμός πίνακα D                                           | 116          |
| 4.3.5 Εξαγωγή μετατοπισμένων διανυσμάτων μεταγωγής                   | 122          |
| 4.3.6 Υπολογισμός χρόνων μεταγωγής                                   | 125          |
| 4.3.7 Υπολογισμός διανυσμάτων μεταγωγής                              | 127          |
| 4.4 Προσομοίωση και πειραματική διαδικασία της διφασικής<br>τεχνικής | <b>SVPWM</b> |

| 4. | .5 Υλοποίηση της SVPWM με το Matlab Simulink | .140 |
|----|----------------------------------------------|------|
|    | 4.4.3 Αποτελέσματα πειραματικής διαδικασίας  | .138 |
|    | 4.4.2 Αναφορά χρησιμοποίησης συσκευής        | .136 |
|    | 4.4.1 Αποτελέσματα προσομοίωσης σχεδίασης    | .133 |

# <u>ΚΕΦΑΛΑΙΟ 5°:</u>

## ΣΥΝΟΨΗ, ΣΥΜΠΕΡΑΣΜΑΤΑ ΚΑΙ ΜΕΛΛΟΝΤΙΚΗ ΕΡΓΑΣΙΑ

| 5.1 Σύνοψη και συμπερασματα | 142 |
|-----------------------------|-----|
| 5.2 Μελλοντική εργασία      | 144 |
| Παράρτημα                   | 145 |
| Βιβλιογραφία                | 167 |

# ΠΕΡΙΕΧΟΜΕΝΑ ΣΧΗΜΑΤΩΝ

| <b>Σχήμα 1.1:</b> Αρχιτεκτονική FPGA23                                                                                          |
|---------------------------------------------------------------------------------------------------------------------------------|
| <b>Σχήμα 1.2:</b> Εσωτερική Αρχιτεκτονική FPGA24                                                                                |
| <b>Σχήμα 1.3:</b> Διάγραμμα Ευελιξίας – Απόδοσης25                                                                              |
| <b>Σχήμα 1.4:</b> Ροή Σχεδίασης FPGA28                                                                                          |
| <b>Σχήμα 1.5:</b> Πλακέτα SPARTAN-3E Starter Kit (FPGA)31                                                                       |
| <b>Σχήμα 1.6:</b> Πλακέτα SPARTAN6 XC6SLX16 FPGA31                                                                              |
| <b>Σχήμα 1.7:</b> Μπλοκ Διάγραμμα ενός τυπικού DSP33                                                                            |
| <b>Σχήμα 1.8:</b> Σύγκριση αποδόσεων του Spartan 6 FPGA με ένα διπύρηνο επεξεργαστή34                                           |
| <b>Σχήμα 2.1:</b> Γενικό Μπλοκ Διάγραμμα Ψηφιακού Ελέγχου Μετατροπέα                                                            |
| <b>Σχήμα 2.2:</b> Αρχιτεκτονική της PWM Γεννήτριας39                                                                            |
| <b>Σχήμα 2.3:</b> Σήματα ΡWM Σχεδίασης41                                                                                        |
| <b>Σχήμα 2.4:</b> Για DUTY CYCLE = 001000000 => DUTY CYCLE = 25%41                                                              |
| <b>Σχήμα 2.5:</b> Για DUTY CYCLE = 010000000 => DUTY CYCLE = 50%42                                                              |
| <b>Σχήμα 2.6:</b> Για DUTY CYCLE = 011000000 => DUTY CYCLE = 75%42                                                              |
| <b>Σχήμα 2.7:</b> RTL σχηματική αναπαράσταση αρχιτεκτονικής43                                                                   |
| <b>Σχήμα 2.8:</b> Υλοποίηση αρχιτεκτονικής στο FPGA Spartan 3Ε και απεικόνιση στον<br>παλμογράφο44                              |
| <b>Σχήμα 2.9:</b> Αποτελέσματα πειραματικής διαδικασίας για duty cycle 50%45                                                    |
| <b>Σχήμα 2.10:</b> Αποτελέσματα πειραματικής διαδικασίας για duty cycle 75%46                                                   |
| <b>Σχήμα 3.1:</b> Μονοφασικός αναστροφέας πλήρους γέφυρας με πηγή τάσης υλοποιημένος με<br>ημιαγωγικούς διακόπτες τύπου IGBTs47 |

| <b>Σχήμα 3.2:</b> Κυκλωματικό ισοδύναμο της τεχνικής SPWM με το εργαλείο προσομοίωσης<br>PSim48                                                 |
|-------------------------------------------------------------------------------------------------------------------------------------------------|
| <b>Σχήμα 3.3:</b> Αποτελέσματα προσομοίωσης του κυκλώματος της SPWM τεχνικής με το εργαλείο προσομοίωσης Psim49                                 |
| <b>Σχήμα 3.4:</b> Ψηφιακή υλοποίηση του τριγωνικού παλμού55                                                                                     |
| <b>Σχήμα 3.5:</b> Δημιουργία βραχυκυκλώματος εξ' αιτίας της μη ιδανικής συμπεριφοράς των ημιαγωγικών διακοπτών όταν τίθενται σε αγωγή ή αποκοπή |
| <b>Σχήμα 3.6:</b> Βραχυκύκλωμα λόγω εισαγωγής του "νεκρού" χρονικού διαστήματος στον διακόπτη που μεταβαίνει από αγωγή σε αποκοπή57             |
| <b>Σχήμα 3.7:</b> Μονοφασικός αναστροφέας πλήρους γέφυρας με πηγή τάσης υλοποιημένος με ημιαγωγικούς διακόπτες τύπου IGBTs58                    |
| <b>Σχήμα 3.8:</b> Τιμές Αρχικών Δειγμάτων65                                                                                                     |
| <b>Σχήμα 3.9:</b> Τιμή Ημιτόνου 500 <sup>ου</sup> Δείγματος66                                                                                   |
| <b>Σχήμα 3.10:</b> Τιμές Τελευταίων Δειγμάτων66                                                                                                 |
| <b>Σχήμα 3.11:</b> Παλμοί διακοπτών στην αρχή της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim70                                 |
| <b>Σχήμα 3.12:</b> Παλμοί των διακοπτών στην αρχή ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης PSim                                       |
| <b>Σχήμα 3.13:</b> Παλμοί διακοπτών για το Τ/4 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim71                                |
| <b>Σχήμα 3.14:</b> Παλμοί διακοπτών για το Τ/2 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim72                                |
| <b>Σχήμα 3.15:</b> Παλμοί διακοπτών για το 3Τ/4 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim73                               |
| <b>Σχήμα 3.16:</b> Παλμοί διακοπτών για το τέλος της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim73                              |
| <b>Σχήμα 3.17:</b> "Νεκρό" Χρονικό Διάστημα74                                                                                                   |
| <b>Σχήμα 3.18:</b> Υλοποίηση αρχιτεκτονικής στο FPGA Spartan 6 XC6LX16-CS324 και απεικόνιση στον παλμογράφο75                                   |

| <b>Σχήμα 3.19:</b> Απεικόνιση στον παλμογράφο των αποτελεσμάτων για τους παλμούς οδήγησης των διακοπτών για ενεργοποιημένο το reset77                                 |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <b>Σχήμα 3.20:</b> Απεικόνιση στον παλμογράφο των αποτελεσμάτων για τους παλμούς οδήγησης των διακοπτών για απενεργοποιημένο το reset78                               |
| <b>Σχήμα 3.21:</b> Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1,S2 της SPWM τεχνικής με χρήση ROM για εύρος παλμών περίπου 50%                    |
| <b>Σχήμα 3.22:</b> Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1,S2 της SPWM τεχνικής με χρήση ROM για εύρος παλμών S1 περίπου 75% και S2 25%80    |
| <b>Σχήμα 3.23:</b> Απεικόνιση στον παλμογράφου του συμπληρωματικού ζεύγους παλμών S3-S4 της SPWM τεχνικής με χρήση ROM81                                              |
| <b>Σχήμα 3.24:</b> Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1,S2 της<br>SPWM τεχνικής με χρήση ROM για εύρος παλμών S3 περίπου 25% και S2 75%82 |
| <b>Σχήμα 3.25:</b> 1 <sup>η</sup> Περίοδος Λειτουργίας89                                                                                                              |
| <b>Σχήμα 3.26:</b> 2 <sup>η</sup> Περίοδος λειτουργίας89                                                                                                              |
| <b>Σχήμα 3.27:</b> Παλμοί διακοπτών στην αρχή της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim90                                                       |
| <b>Σχήμα 3.28:</b> Παλμοί διακοπτών για το Τ/4 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim91                                                      |
| <b>Σχήμα 3.29:</b> Παλμοί διακοπτών για το Τ/2 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim91                                                      |
| <b>Σχήμα 3.30:</b> Παλμοί διακοπτών για το 3Τ/4 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim92                                                     |
| <b>Σχήμα 3.31:</b> Παλμοί διακοπτών για το τέλος της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim92                                                    |
| <b>Σχήμα 3.32:</b> "Νεκρό" Χρονικό Διάστημα93                                                                                                                         |
| <b>Σχήμα 3.33:</b> Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1-S2 της SPWM τεχνικής με δυναμικό υπολογισμό δειγμάτων95                           |
| <b>Σχήμα 3.34:</b> Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S3-S4 της SPWM τεχνικής με δυναμικό υπολογισμό δειγμάτων96                           |

| <b>Σχήμα 4.1:</b> Τριφασικός αναστροφέας με πηγή τάσης και IGBTs ημιγωγικούς διακόπτες101                                                                                                                           |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <b>Σχήμα 4.2:</b> Μετασχηματισμός από το abc στο dq σύστημα συντεταγμένων102                                                                                                                                        |
| <b>Σχήμα 4.3:</b> Χωρικά διανύσματα φασικών τάσεων φορτίου του αναστροφέα δύο επιπέδων στο επίπεδο d-q102                                                                                                           |
| <b>Σχήμα 4.4:</b> Μπλοκ διάγραμμα της πολυφασικής πολυεπίπεδης SVPWM. <b>(a)</b> Πολυφασική πολυεπίπεδη SVPWM βασισμένη σε μία δύο επιπέδων SVPWM. <b>(b)</b> Μπλοκ διάγραμμα της δύο επιπέδων πολυφασικής SVPWM105 |
| <b>Σχήμα 4.5:</b> Διάγραμμα ροής της πολυφασικής πολυεπίπεδης SVPWM μονάδας108                                                                                                                                      |
| <b>Σχήμα 4.6:</b> Παράδειγμα Αποσύνθεσης στον Δισδιάστατο Χώρο                                                                                                                                                      |
| <b>Σχήμα 4.7:</b> Αποτελέσματα προσομοίωσης κυκλώματος Vr_dec με το Modelsim112                                                                                                                                     |
| <b>Σχήμα 4.8:</b> Αποτελέσματα προσομοίωσης κυκλώματος Vf_sort με το Modelsim115                                                                                                                                    |
| <b>Σχήμα 4.9:</b> Αποτελέσματα προσομοίωσης κυκλώματος D_calc με το Modelsim121                                                                                                                                     |
| <b>Σχήμα 4.10:</b> Αποτελέσματα προσομοίωσης κυκλώματος Vd_extr με το Modelsim124                                                                                                                                   |
| <b>Σχήμα 4.11:</b> Αποτελέσματα προσομοίωσης κυκλώματος t_calc με το Modelsim127                                                                                                                                    |
| <b>Σχήμα 4.12:</b> Αποτελέσματα προσομοίωσης κυκλώματος Vs_calc με το Modelsim129                                                                                                                                   |
| <b>Σχήμα 4.13:</b> Ένα σκέλος μίας φάσης ενός αναστροφέα με διόδους περιορισμού m επιπέδων τάσης(DCMI)                                                                                                              |
| <b>Σχήμα 4.14:</b> Τριφασικός αναστροφέας FCMI πέντε επιπέδων132                                                                                                                                                    |
| <b>Σχήμα 4.15:</b> Κύκλωμα ισχύος μίας φάσης SDCSMI αναστροφέα που έχει υλοποιηθεί από μονάδες μονοφασικού αναστροφέα πλήρους γέφυρας                                                                               |
| <b>Σχήμα 4.16:</b> Παλμοί διακοπτών S1,S3 του μονοφασικού αναστροφέα με την τεχνική SVPWM μέσω του εργαλείου προσομοίωσης Modelsim135                                                                               |
| <b>Σχήμα 4.17:</b> Παλμοί διακοπτών S1,S2,S3,S4 της τεχνικής SVPWM για μονοφασικό αναστροφέα<br>μέσω του εργαλείου προσομοίωσης136                                                                                  |
| <b>Σχήμα 4.18:</b> Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1-S2 της<br>SVPWM τεχνικής                                                                                                        |

| <b>Σχήμα 4.19:</b> Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών  | S3-S4 της |
|-----------------------------------------------------------------------------------|-----------|
| SVPWM τεχνικής                                                                    | 140       |
| <b>Σχήμα 4.20:</b> Μπλοκ Διάγραμμα της Πολυφασικής Πολυεπίπεδης SVPWM             |           |
| <b>Σχήμα 4.21:</b> Simulink μοντέλο της υλοποίησης στο υλικό του SVPWM αλγορίθμου | 141       |

# ΠΕΡΙΕΧΟΜΕΝΑ ΠΙΝΑΚΩΝ

| <b>Πίνακας 1.1:</b> Βαθμοί απόδοσης Spatan6 FPGA / Dual Core DSP34                                                                 |
|------------------------------------------------------------------------------------------------------------------------------------|
| <b>Πίνακας 1.2:</b> Διαφορές ανάμεσα στα FPGA και στα DSP34                                                                        |
| <b>Πίνακας 2.1:</b> Χρησιμοποιούμενοι πόροι της συσκευής για την υλοποίηση της υψηλής συχνότητας PWM τεχνικής43                    |
| <b>Πίνακας 3.1:</b> Χρησιμοποιούμενοι πόροι της συσκευής για την υλοποίηση της SPWM τεχνικής<br>με χρήση μνήμης ROM97              |
| <b>Πίνακας 3.2:</b> Χρησιμοποιούμενοι πόροι της συσκευής για την υλοποίηση της SPWM τεχνικής<br>με δυναμικό υπολογισμό δειγμάτων98 |
| <b>Πίνακας 4.1:</b> Χρησιμοποιούμενοι πόροι της συσκευής για την υλοποίηση της διφασικής SVPWM τεχνικής                            |

# ΚΕΦΑΛΑΙΟ 1<sup>°</sup>

#### ΒΑΣΙΚΕΣ ΓΝΩΣΕΙΣ ΚΑΙ ΔΙΑΔΙΚΑΣΙΑ ΣΧΕΔΙΑΣΗΣ ΣΕ FPGA

#### 1.1 Εισαγωγή

To FPGA (Field Programmable Gate Array), όπως δηλώνει και το όνομά του, είναι μία σειρά από λογικά κύτταρα και διασυνδέσεις, τα οποία μπορούν να επαναπρογραμματιστούν ανάλογα με τις απαιτήσεις του χρήστη. Μπορούμε να το σχεδιάσουμε και να κάνουμε αλλαγές σε αυτό όποτε κάτι τέτοιο απαιτείται. Παρέχει άμεση μεταστροφή κατασκευής και αμελητέο κόστος πρωτοτύπου κάτι το οποίο το καθιστά κατάλληλο για τον σχεδιασμό ενσωματωμένων συστημάτων. Σχηματικά η δομή ενός FPGA παρουσιάζεται παρακάτω:



Σχήμα 1.1: Αρχιτεκτονική FPGA

Στο κεφάλαιο αυτό, ασχολούμαστε με την περιγραφή των βασικών συστατικών ενός FPGA, με τα πλεονεκτήματα και μειονεκτήματα τα οποία παρουσιάζει όπως και με την χρησιμοποίηση των FPGA στα ηλεκτρονικά ισχύος το οποίο και αποτελεί το κύριο θέμα της παρούσας εργασίας.

#### 1.2 Περιγραφή των FPGA

Η βασική αρχιτεκτονική των FPGA αποτελείται από τρία κύρια στοιχεία:

- 1) Προγραμματιζόμενα λογικά μπλοκ, τα οποία υλοποιούν τις λογικές συναρτήσεις.
- 2) Προγραμματιζόμενες διασυνδέσεις για την υλοποίηση αυτών των συναρτήσεων.
- 3) Μπλοκ εισόδου/εξόδου για την πραγματοποίηση συνδέσεων εκτός του chip.



Μία παρουσίαση της τυπικής αρχιτεκτονικής ενός FPGA παρουσιάζεται παρακάτω:

Σχήμα 1.2: Εσωτερική Αρχιτεκτονική FPGA

Παρακάτω αναλύονται τα τρία κύρια στοιχεία που αφορούν στην αρχιτεκτονική των FPGA και τα οποία αναφέραμε παραπάνω:

#### 1) Προγραμματιζόμενα Λογικά Μπλοκ:

Ο σκοπός των προγραμματιζόμενων αυτών μπλοκ σε ένα FPGA είναι να παρέχουν τα βασικά υπολογιστικά και αποθηκευτικά στοιχεία τα οποία είναι απαραίτητα στα ψηφιακά συστήματα. Τα βασικά λογικά στοιχεία περιλαμβάνουν κάποιου είδους προγραμματιζόμενης συνδυαστικής λογικής, flip-flops ή μανδαλωτές και κάποια γρήγορη λογική κρατουμένου για την μείωση του κόστους της επιφάνειας αλλά και της καθυστέρησης. Επίσης, εκτός από τα βασικά λογικά μπλοκ, πολλά σύγχρονα FPGA περιέχουν ένα ετερογενές μείγμα από διαφορετικά μπλοκ, μερικά από τα οποία μπορούν να χρησιμοποιηθούν μόνο για συγκεκριμένες συναρτήσεις, όπως μπλοκ αποκλειστικά για μνήμη αλλά και πολλαπλασιαστές ή πολυπλέκτες. Βεβαίως, προσαρμοζόμενη μνήμη χρησιμοποιείται και μέσα στα λογικά μπλοκ για τον έλεγχο της συγκεκριμένης συνάρτησης του κάθε στοιχείου μέσα στο μπλοκ.

#### 2) Προγραμματιζόμενες Διασυνδέσεις:

Οι προγραμματιζόμενες αυτές συνδέσεις παρέχουν σε ένα FPGA την διασύνδεση ανάμεσα στα λογικά αλλά και στα εισόδου/εξόδου μπλοκ με σκοπό την ολοκλήρωση της ορισμένης από το χρήστη σχεδίασης. Αποτελούνται από πολυπλέκτες, τρανζίστορ διέλευσης και buffers τριών καταστάσεων τα οποία υλοποιούν τις επιθυμητές συνδέσεις. Γενικά, τα τρανζίστορ διέλευσης αλλά και οι πολυπλέκτες

χρησιμοποιούνται κατά μήκος ενός λογικού συμπλέγματος για να συνδέσουν τα λογικά στοιχεία μαζί ενώ και τα τρία προαναφερθέντα στοιχεία χρησιμοποιούνται για τη σύνδεση πιο γενικών δομών.

#### 3) Προγραμματιζόμενες Είσοδοι/Έξοδοι:

Το κομμάτι αυτό αναφέρεται στα απαραίτητα μέσα για την διεπαφή ανάμεσα στα λογικά μπλοκ και τις τεχνικές διασύνδεσης και στα εξωτερικά στοιχεία του FPGA. Αυτά τα στοιχεία είναι σημαντικά για το FPGA και καταλαμβάνουν ένα σημαντικό μέρος(περίπου το 40%) της επιφάνειάς του. Ο σχεδιασμός των προγραμματιζόμενων μπλοκ εισόδου/εξόδου αποτελεί πρόκληση καθώς υπάρχει μεγάλη ποικιλία όσον αφορά στα πρότυπα της τάσης τροφοδοσίας αλλά και της τάσης αναφοράς. Μία από τις σημαντικότερες αποφάσεις στη σχεδίαση της αρχιτεκτονικής εισόδου/εξόδου, είναι η επιλογή των πρωτοτύπων που θα υποστηριχτούν. Αυτό περιλαμβάνει προσεχτικά επιλεγμένα trade-offs. Η υποστήριξη πολλών πρωτοτύπων μπορεί να αυξήσει την επιφάνεια του πυριτίου που απαιτείται για τα κύτταρα εισόδου/εξόδου σημαντικά.

Εκτός αυτών αξίζει να σημειώσουμε πως τα FPGA, λόγω της δυνατότητας προγραμματισμού των συνδέσεων αλλά και των λογικών μπλοκ που προσφέρουν, παρουσιάζουν μεγάλη ευελιξία σε σχέση με τα ολοκληρωμένα κυκλώματα ειδικού σκοπού, καθώς επιτυγχάνουν μεγαλύτερες συχνότητες λειτουργίας από τις CPU ή DSP συσκευές. Αυτό φαίνεται και στο παρακάτω γράφημα:



Σχήμα 1.3: Διάγραμμα Ευελιξίας - Απόδοσης

#### 1.3 Πλεονεκτήματα και μειονεκτήματα των FPGA

Τα FPGA παρέχουν στις σχεδιάσεις και εφαρμογές μας πληθώρα πλεονεκτημάτων αλλά παρουσιάζουν και σημαντικά μειονεκτήματα συγκρινόμενα με τους επεξεργαστές ψηφιακού σήματος. Τα κυριότερα από τα πλεονεκτήματα και τα μειονεκτήματα αυτά παρουσιάζονται παρακάτω.

#### 1.3.1 Πλεονεκτήματα των FPGA

Τα FPGA (Field Programmable Gate Arrays) είναι μία ειδική κατηγορία ολοκληρωμένων κυκλωμάτων. Τα κύρια πλεονεκτήματα που προσφέρουν τα FPGA είναι:

1) **Απόδοση:** Λόγω του hardware παραλληλισμού, τα FPGA υπερβαίνουν την υπολογιστική δύναμη των DSP, σπάζοντας το πρότυπο της ακολουθιακής εκτέλεσης και επιτυγχάνοντας περισσότερους κύκλους ανά παλμό του ρολογιού. Επίσης ελέγχοντας τις εισόδους και τις εξόδους στο hardware επίπεδο πετυχαίνουμε γρηγορότερους χρόνους απόκρισης και εξειδικευμένη λειτουργία για να ταιριάζει σχεδόν ακριβώς στις απαιτήσεις του συστήματος.

2) Time to Market: Η FPGA τεχνολογία προσφέρει ευελιξία και ταχεία προτυποποίηση για να ανταπεξέλθει στις προσδοκίες της αγοράς. Μπορούμε να τεστάρουμε μία ιδέα και να την επαληθεύσουμε στο hardware χωρίς να μπούμε στην μακρά διαδικασία της ASIC σχεδίασης. Μπορούμε μετά να υλοποιήσουμε σταδιακές αλλαγές και να επανελέγξουμε την FPGA σχεδίαση μέσα σε ώρες αντί για εβδομάδες. Είναι επίσης διαθέσιμο Commersial Off The Self (COTS) hardware με διαφορετικού τύπου εισόδους – εξόδους οι οποίες είναι ήδη ενωμένες στο FPGA chip. Τέλος η αυξανόμενη διαθεσιμότητα software εργαλείων υψηλού επιπέδου μειώνει την απαραίτητη προγραμματιστική γνώση με αρκετά επίπεδα αφαίρεσης και συχνά προσφέρει IP Cores (προκατασκευασμένες συναρτήσεις) για προηγμένο έλεγχο και ανάλυση σήματος.

**3) Κόστος:** Το NRE (Non Recurring Engineering) κόστος της ASIC σχεδίασης ξεπερνά κατά πολύ αυτό των βασισμένων σε FPGA hardware λύσεων. Το μεγάλο αρχικό κόστος επένδυσης στα ASICs αποσβένεται για εφαρμογές που πουλούν χιλιάδες chip το χρόνο, αλλά κάποιοι χρήστες χρειάζονται συγκεκριμένη hardware λειτουργία για δεκάδες ή εκατοντάδες συστήματα. Επίσης η φύση αυτή του προγραμματιζόμενου πυριτίου του FPGA σημαίνει μηδενικό κόστος κατασκευής όπως και συναρμολόγησης. Επειδή οι απαιτήσεις του συστήματος συχνά αλλάζουν με το χρόνο, το κόστος για μικρές αλλαγές του hardware στο FPGA είναι αμελητέο συγκρινόμενο με αυτό της ανακατασκευής του ASIC.

4) Αξιοπιστία: Τα Processor – based συστήματα συχνά περιλαμβάνουν αρκετά στρώματα αφαίρεσης για να βοηθήσουν την χρονοδρομολόγηση των εργασιών και τον διαμοιρασμό των πόρων ανάμεσα στις πολλαπλές διαδικασίες. Για κάθε δοσμένο πυρήνα επεξεργαστή, μία μόνο εντολή μπορεί να εκτελεστεί ανά φορά. Στα Processor – based συστήματα είναι συνεχώς σε κίνδυνο οι time – critical εργασίες να επηρεάζουν η μία την άλλη. Τα FPGA από την άλλη ελαχιστοποιούν τους κινδύνους

αξιοπιστίας με την πραγματική παράλληλη εκτέλεση και το ντετερμινιστικό hardware κομμάτι το οποίο είναι αποκλειστικά αφιερωμένο για την κάθε εργασία.

**5) Μακροπρόθεσμη Διατήρηση:** Τα FPGA chip είναι Field – Upgradable και δεν χρειάζονται τον χρόνο και τα έξοδα που σχετίζονται με την ASIC επανασχεδίαση. Τα ψηφιακά πρωτόκολλα επικοινωνίας, για παράδειγμα, θέτουν στα συστήματα διάφορες προδιαγραφές οι οποίες μπορεί να αλλάζουν με τον καιρό. Άρα οι αναπροσαρμοστικότητα των FPGA τους επιτρέπει να ακολουθούν τις μελλοντικές, απαραίτητες αλλαγές. Τέλος καθώς το προϊόν ή το σύστημα ωριμάζει, μπορούμε να κάνουμε λειτουργικές βελτιώσεις χωρίς να σπαταλούμε χρόνο για την επανασχεδίαση του hardware ή την τροποποίηση του ήδη υπάρχοντος όπως θα απαιτούνταν στα ASIC.

#### 1.3.2 Μειονεκτήματα των FPGA

1) Μεγαλύτερη κατανάλωση ισχύος.

- 2) Λιγότερο αποδοτική χρήση του πυριτίου.
- 3) Είναι τάξεις μεγέθους πιο δύσκολο να προγραμματιστούν.

4) Το 70% του κόστους ανάπτυξης λογισμικού προέρχεται από την ανάπτυξη της Εισόδου/Εξόδου διεπαφής (αντί από αλγόριθμους).

5) Δεν είναι η καταλληλότερη λύση για εφαρμογές που εμπεριέχουν υπολογισμούς αριθμών κινητής υποδιαστολής. Ακόμα και οι υπολογισμοί με σταθερής υποδιαστολής αριθμούς υψηλής ακρίβειας χρειάζονται μεγάλη ποσότητα λογικών κυττάρων για να υλοποιηθούν.

#### 1.4 ΡΟΗ ΣΧΕΔΙΑΣΜΟΥ FPGA

Στο σημείο αυτό θα ασχοληθούμε συνοπτικά με την διαδικασία που απαιτείται για την πραγματική υλοποίηση της εκάστοτε σχεδίασης σε ένα FPGA. Το παρακάτω σχήμα απεικονίζει την ακολουθία των βημάτων που ακολουθείται για την εφαρμογή μίας οποιασδήποτε σχεδίασης σε ένα FPGA.



Σχήμα 1.4: Ροή Σχεδίασης FPGA

Τα βήματα του παραπάνω σχήματος είναι απαραίτητα για την υλοποίηση της οποιασδήποτε σχεδίασης σε FPGA. Τα βήματα αυτά παρουσιάζονται αναλυτικά παρακάτω.

#### 1.4.1 ΕΙΣΟΔΟΣ ΣΧΕΔΙΑΣΗΣ

Αυτό είναι το πρώτο βήμα για την εφαρμογή μίας σχεδίασης σε ένα FPGA. Σε αυτό το βήμα ο VHDL(Very High Speed Integrated Chip Hardware Description Language) κώδικας της αρχιτεκτονικής της σχεδίασης που θέλουμε να υλοποιήσουμε, γράφεται με την χρήση λογισμικού(Xilinx ISE 14.4 στην προκείμενη περίπτωση). Αφού γραφεί ο κώδικας γίνεται συντακτικός έλεγχος για πιθανά συντακτικά λάθη.

#### 1.4.2 ΠΡΟΣΟΜΟΙΩΣΗ ΣΥΜΠΕΡΙΦΟΡΑΣ

Το επόμενο βήμα είναι η προσομοίωση συμπεριφοράς. Αυτό το βήμα ελέγχει αν η εισαγόμενη σχεδίαση είναι λειτουργικά σωστή ή όχι. Αυτή η προσομοίωση ονομάζεται RTL(Register Transfer Level) προσομοίωση. Γι αυτή την προσομοίωση γράφεται ένα Testbench σε VHDL για την αρχιτεκτονική που έχουμε χρησιμοποιήσει και η προσομοίωση φαίνεται στο Xilinx ISE Simulator. Αφού ελεγχθεί πως είναι λειτουργικά σωστή περνάμε στο επόμενο βήμα.

#### 1.4.3 ΣΥΝΘΕΣΗ ΣΧΕΔΙΑΣΗΣ

Ο VHDL κώδικας της επιθυμητής σχεδίασης συντίθεται με την χρήση του Xilinx XST το οποίο είναι μέρος του Xilinx ISE λογισμικού. Η διαδικασία της σύνθεσης χρησιμοποιείται για την βελτιστοποίηση της αρχιτεκτονικής σχεδιασμού η οποία έχει επιλεχθεί. Μετά την σύνθεση της σχεδίασης, δημιουργείται η αναφορά της σύνθεσης η οποία μας δίνει πληροφορίες για το πόσα λογικά μπλοκ χρησιμοποιούνται και ποια είναι η χρήση της συσκευής της αρχιτεκτονικής σχεδιασμού που συντέθηκε. Η σύνθεση ουσιαστικά χαρτογραφεί την σχεδίαση συμπεριφοράς σε σχεδίαση στο επίπεδο πύλης(τρανζίστορ).

#### 1.4.4 ΥΛΟΠΟΙΗΣΗ ΣΧΕΔΙΑΣΗΣ

Μετά την σύνθεση της σχεδίασης ακολουθεί η υλοποίησή της η οποία αποτελείται από τα παρακάτω βήματα:

- 1) Μετάφραση
- 2) Χαρτογράφηση
- 3) Τοποθέτηση και δημιουργία μονοπατιών / διασυνδέσεων

Πριν την μετάφραση της σχεδίασης, γράφεται ένα User Constrained File (UCF) για να αντιστοιχίσει τους ακροδέκτες του FPGA με τις Εισόδους / Εξόδους της σχεδίασης. Αμέσως μετά η μετάφραση συγχωνεύει αυτό το αρχείο UCF και την netlist που προκύπτει από την σύνθεση και η χαρτογράφηση αντιστοιχίζει τη σχεδίαση στους διαθέσιμους πόρους του FPGA. Αυτό είναι ένα πολύ σημαντικό βήμα του σχεδιασμού. Το τελευταίο βήμα της σχεδιαστικής υλοποίησης είναι η τοποθέτηση των λογικών

μπλοκ της σχεδίασης στο FPGA και η συνένωσή τους ώστε να καταλαμβάνουν τον λιγότερο δυνατό χώρο και να πληρούν τις χρονικές απαιτήσεις. Αυτή η ενέργεια παράγει ένα NCD αρχείο εξόδου.

#### 1.4.5 ΠΡΟΓΡΑΜΜΑΤΙΣΜΟΣ ΤΗΣ ΧΙLΙΝΧ ΣΥΣΚΕΥΗΣ (FPGA)

Υπάρχει η δυνατότητα παραγωγής αρχείου προγραμματισμού μέσω του Xilinx ISE κατά την οποία μετατρέπεται το NCD αρχείο σε αρχείο BIT. Παράγεται έτσι ένα bitstream (ακολουθία από λογικά 0 και 1) για την διαμόρφωση του FPGA. Αυτό το bit αρχείο χρησιμοποιείται για να προγραμματίσει το FPGA.

#### 1.4.6 ΡΥΘΜΙΣΗ ΣΥΣΚΕΥΗΣ ΣΤΟΧΟΥ

Υπάρχει η επιλογή της παραγωγής στόχου PROM / ACE στην καρτέλα διαδικασίας του Xilinx ISE η οποία μετατρέπει το bit αρχείο στο PROM ή ACE αρχείο. Αυτό το αρχείο μπορεί να "κατέβει" απευθείας στα κύτταρα μνήμης του FPGA. Πρέπει να βεβαιωθούμε ότι το FPGA είναι συνδεδεμένο με τον υπολογιστή όπου αναπτύσσουμε την σχεδίαση. Αφού "κατεβάσουμε" το αρχείο PROM ή ACE στο FPGA, είναι πλέον έτοιμο να χρησιμοποιηθεί και να υλοποιήσει την σχεδίασή μας. Μπορούμε να δώσουμε διαφορετικούς συνδυασμούς εισόδων για να δούμε πως η έξοδος του FPGA αλλάζει. Αυτές οι είσοδοι μπορούν να δοθούν από διακόπτες, ανάλογα με το εκάστοτε FPGA, των οποίων οι αριθμοί των ακροδεκτών έχουν αντιστοιχιστεί μέσω του UCF αρχείου με τις εισόδους της εκάστοτε σχεδίασης. Οι έξοδος μπορεί να απεικονιστεί σε LED, σε LCD οθόνη ή σε κάποιον ακροδέκτη του FPGA, ανάλογα με το τι επιθυμούμε και το τι παρέχεται από το συγκεκριμένο FPGA που χρησιμοποιούμε, των οποίων οι αριθμοί των ακροδεκτών έχουν αντιστοιχιστεί μέσω του UCF αρχείου με τις εξόδους της σχεδίασης. Παρακάτω παρουσιάζονται το SPARTAN 3Ε και το SPARTAN6 XC6SLX16 FPGA τα οποία χρησιμοποιήσαμε για την δημιουργία της PWM και των SPWM και SVPWM αντίστοιχα.



Σχήμα 1.5: Πλακέτα SPARTAN-3E Starter Kit (FPGA)



Σχήμα 1.6: Πλακέτα SPARTAN6 XC6SLX16 FPGA

#### 1.4.7 ΑΝΤΙΣΤΟΙΧΙΣΗ ΑΚΡΟΔΕΚΤΩΝ FPGA ΜΕ ΣΗΜΑΤΑ ΕΙΣΟΔΟΥ-ΕΞΟΔΟΥ

Η αντιστοίχιση αυτή γίνεται με το αρχείο περιορισμού(UCF). Ανάλογα με το FPGA που χρησιμοποιούμε αντιστοιχούμε τα σήματα της σχεδίασής μας με τους διάφορους ακροδέκτες, διακόπτες, τα LED, την οθόνη και μέσω αυτών μπορούμε κατά τη διάρκεια που "τρέχει" το πρόγραμμά μας στο FPGA να αλλάζουμε τις εισόδους και να παρατηρούμε τις εξόδους.

#### 1.5 Τα FPGA στα ηλεκτρονικά ισχύος

Η παρούσα εργασία αφορά σε θέματα που ασχολούνται με τα ηλεκτρονικά ισχύος και ως εκ' τούτου θα κάνουμε μία εισαγωγική αναφορά στη σχέση που έχουν τα FPGA με τον τομέα αυτό όπως και τις αλλαγές τις οποίες μπορούν να επιφέρουν. Επειδή σήμερα για τις περισσότερες εφαρμογές που αφορούν σε ενεργειακά θέματα χρησιμοποιούνται DSP θα κάνουμε μία συνοπτική αναφορά και σε αυτά και θα εξετάσουμε τις διαφοροποιήσεις που προσφέρουν τα FPGA.

#### 1.5.1 Τα DSP στα ηλεκτρονικά ισχύος

Ο ψηφιακός έλεγχος των διακοπτικών πηγών ενέργειας χρησιμοποιείται πλέον δραστικά στην βιομηχανία, λόγω του χαμηλού κόστους, το οποίο συνοδεύεται και από υψηλές αποδόσεις. Επίσης οι ψηφιακοί ελεγκτές επηρεάζονται λιγότερο από τον περιβαλλοντικό θόρυβο, την μεταβολή της θερμοκρασίας και δεν επηρεάζονται από τις μεταβολές των στοιχείων και τις απώλειες μεταγωγής. Πλέον οι επεξεργαστές ψηφιακού σήματος αποτελούν αναπόσπαστο κομμάτι όλων των μετατροπέων ηλεκτρονικών ισχύος και χρησιμοποιούνται κατά κύριο λόγο για τον κατάλληλο προγραμματισμό αγωγής των ημιαγωγικών διακοπτών που χρησιμοποιούνται.

Για λόγους πληρότητας παραθέτουμε παρακάτω και το μπλοκ διάγραμμα ενός τυπικού επεξεργαστή ψηφιακού σήματος. Αυτό το κάνουμε καθώς συχνά τίθεται το ερώτημα για το αν τελικά, λαμβάνοντας υπ' όψιν όλες τις παραμέτρους, είναι συμφέρουσα η χρησιμοποίηση των FPGA έναντι των DSP για την υλοποίηση της εκάστοτε σχεδίασης. Το παρακάτω διάγραμμα αφορά σε έναν ειδικό επεξεργαστή βελτιστοποιημένο για γρήγορη λειτουργία.



Σχήμα 1.7: Μπλοκ Διάγραμμα ενός τυπικού DSP

Στο ερώτημα το οποίο αναφέρθηκε και παραπάνω και αφορά στο αν θα προτιμήσουμε για την υλοποίηση μίας σχεδίασης τη χρήση ενός ψηφιακού επεξεργαστή σήματος(DSP) ή ενός FPGA η απάντηση ποικίλει από εφαρμογή σε εφαρμογή. Ανάλογα με τα στοιχεία και τις απαιτήσεις που έχει η κάθε εφαρμογή αλλά και την αναμενόμενη παραγωγή του εκάστοτε προϊόντος μπορεί να προτιμήσουμε την χρησιμοποίηση ενός DSP ή ενός FPGA.

#### 1.5.2FPGA έναντι DSP στα Ηλεκτρονικά Ισχύος

Με βάση τα πλεονεκτήματα που αναλύσαμε παραπάνω, γίνεται κατανοητό πως η απόδοση με τη χρήση των FPGA αυξάνεται κατά πολύ, ανάλογα πάντα και με την εφαρμογή που υλοποιούμε, όπως φαίνεται και στο παρακάτω παράδειγμα όπου συγκρίνονται οι αποδόσεις ενός διπύρηνου DSP επεξεργαστή και του Spartan-6 FPGA. Τα παρακάτω αποτελέσματα αντλήθηκαν από σχετικό άρθρο ερευνητών της Xilinx και της National Instruments.



Σχήμα 1.8: Σύγκριση αποδόσεων του Spartan 6 FPGA με ένα διπύρηνο επεξεργαστή

|                          | Dual-Core DSP | Spartan-6 LX45<br>FPGA | Βαθμός<br>Απόδοσης<br>(FPGA/DSP) |
|--------------------------|---------------|------------------------|----------------------------------|
| Million MACS<br>per Chip | 600           | 14.500                 | 24                               |
| Million MACS<br>per Watt | 571           | 5.897                  | 10                               |
| Million MACS per Dollar  | 7             | 279                    | 40                               |

Πίνακας 1.1: Βαθμοί απόδοσης Spatan6 FPGA / Dual Core DSP

Όπου MACS = Multiply-accumulate operations per second, και αφορά σε μέτρο απόδοσης ενός DSP.

Ο παρακάτω πίνακας είναι διαφωτιστικός όσον αφορά στις διαφορές ανάμεσα σε FPGA και DSP επεξεργαστές. Με κόκκινο χρώμα παρουσιάζεται το στοιχείο το οποίο υπερτερεί σε κάθε κατηγορία:

| ΧΑΡΑΚΤΗΡΙΣΤΙΚΑ            | DSPs                 | FPGA                 |  |  |
|---------------------------|----------------------|----------------------|--|--|
| Απόδοση                   | 600 MMACS            | 14,500 MMACS         |  |  |
| Περιφερειακά              | Σταθερά              | Ευέλικτα             |  |  |
| Πυρήνες Επεξεργαστή       | Μονός ή Διπλός       | Πολλαπλοί            |  |  |
| Σχήμα Διαμόρφωσης         | Σταθερή ΡWM          | Ευέλικτο             |  |  |
| Χρόνος Απόκρισης          | ~50 µs               | ~2.5µs               |  |  |
| Βρόγχου                   |                      |                      |  |  |
| Silicon Gate Level(SGL) - |                      | V                    |  |  |
| Reconfigurability         |                      |                      |  |  |
| Περιβάλλον Σχεδίασης      | C (Υψηλότερο Επίπεδο | VHDL & Verilog (RTL) |  |  |
|                           | Αφαίρεσης)           |                      |  |  |

Πίνακας 1.2: Διαφορές ανάμεσα στα FPGA και στα DSP

#### 1.6 Η γλώσσα περιγραφής υλικού VHDL

Η VHDL(VHSIC hardware description language ή γλώσσα περιγραφής υλικού VHSIC) είναι μία γλώσσα περιγραφής υλικού που χρησιμοποιείται στον αυτοματισμό ηλεκτρονικών σχεδιάσεων(electronic design automation) για την περιγραφή ψηφιακών και μεικτών(mixed-signal) συστημάτων, όπως τα FPGA και τα ολοκληρωμένα κυκλώματα. Η VHDL συνήθως χρησιμοποιείται για τη συγγραφή μοντέλων σε κείμενο που περιγράφουν ένα λογικό κύκλωμα. Ένα πρόγραμμα σύνθεσης μπορεί να επεξεργαστεί ένα τέτοιο μοντέλο μόνο αν είναι μέρος της λογικής σχεδίασης, επομένως χρησιμοποιείται ένα πρόγραμμα προσομοίωσης για να δοκιμαστεί η λογική σχεδίαση χρησιμοποιώντας μοντέλα αυτή από μοντέλα προσομοίωσης συνήθως αποκαλείται testbench.

Η VHDL έχει δομές που χειρίζονται τον παραλληλισμό που υπάρχει στις σχεδιάσεις υλικού. Επίσης, η VHDL έχει ισχυρούς τύπους (strongly typed) και δεν κάνει διάκριση μεταξύ κεφαλαίων και μικρών γραμμάτων. Για την απευθείας αναπαράσταση συχνών λειτουργιών του υλικού, υπάρχουν πολλά χαρακτηριστικά της VHDL, όπως ένα μεγάλο σύνολο από λογικές πράξεις όπως η nand και η nor. Η VHDL επιτρέπει επίσης τη δεικτοδότηση πινάκων σε σειρά από το μικρότερο προς το μεγαλύτερο δείκτη ή αντίστροφα - και οι δύο συμβάσεις χρησιμοποιούνται στο υλικό, ενώ στις περισσότερες άλλες γλώσσες προγραμματισμού χρησιμοποιείται μόνο ο πρώτος τρόπος δεικτοδότησης.

Η VHDL έχει δυνατότητες εισόδου και εξόδου σε αρχεία και μπορεί να χρησιμοποιηθεί σαν γλώσσα γενικών καθηκόντων για επεξεργασία κειμένου, αλλά τα αρχεία χρησιμοποιούνται συνήθως από ένα testbench προσομοίωσης για τον ορισμό διεγέρσεων (stimuli), αλληλεπίδρασης με τον χρήστη και για τη σύγκριση των ληφθέντων δεδομένων με τα επιθυμητά δεδομένα. Παρόλα αυτά, οι περισσότεροι σχεδιαστές αφήνουν αυτήν την εργασία στον προσομοιωτή.

Για έναν προγραμματιστή χωρίς εμπειρία είναι σχετικά εύκολο να παράγει κώδικα που προσομοιώνεται με επιτυχία αλλά δε μπορεί να παραχθεί σαν πραγματική υλοποίηση, ή είναι πολύ μεγάλος για να χρησιμοποιηθεί στην πράξη.

Η σχεδίαση του υλικού μπορεί να γίνει σε ένα ολοκληρωμένο περιβάλλον ανάπτυξης για VHDL (για υλοποίηση FPGA τέτοια είναι το Xilinx ISE, το Altera Quartus, το Synopsys Synplify και το Mentor Graphics HDL Designer), ώστε να παραχθεί το σχηματικό διάγραμμα RTL του επιθυμητού κυκλώματος. Μετά από αυτό, το παραγόμενο σχηματικό διάγραμμα μπορεί να επαληθευτεί με χρήση λογισμικού προσομοίωσης που δείχνει τις κυματομορφές των εισόδων και των εξόδων του κυκλώματος μετά την δημιουργία του κατάλληλου testbench. Η δημιουργία του σωστού testbench για ένα κύκλωμα ή έναν κώδικα σε VHDL απαιτεί τον σωστό ορισμό των εισόδων.

Όταν ένα μοντέλο σε VHDL μεταφράζεται σε "πύλες και γραμμές" που αντιστοιχίζονται σε μια προγραμματιζόμενη λογική συσκευή όπως ένα CPLD ή ένα FPGA, τότε το πραγματικό υλικό είναι αυτό που ρυθμίζεται και δεν "εκτελείται" ο κώδικας VHDL σε κάποιου τύπου επεξεργαστή.

#### 1.6.1 Πλεονεκτήματα της γλώσσας VHDL

Η γλώσσα περιγραφής υλικού VHDL παρουσιάζει διάφορα πλεονεκτήματα που καθιστούν τη χρησιμοποίησή της συμφέρουσα για μία πληθώρα εφαρμογών. Τα σημαντικότερα από τα πλεονεκτήματα αυτά παρουσιάζονται παρακάτω:

1) Το βασικό πλεονέκτημα της VHDL, όταν αυτή χρησιμοποιείται για σχεδίαση συστημάτων, είναι ότι επιτρέπει την περιγραφή (μοντελοποίηση) και την επαλήθευση (προσομοίωση) του επιθυμητού συστήματος, πριν τα εργαλεία σύνθεσης μεταφράσουν τη σχεδίαση σε πραγματικό υλικό (πύλες και γραμμές).

2) Ένα άλλο όφελος της VHDL είναι ότι επιτρέπει τον ορισμό ταυτόχρονων συστημάτων (concurrent systems). Η VHDL είναι γλώσσα ροής δεδομένων, σε αντίθεση με τις διαδικαστικές γλώσσες προγραμματισμού όπως η BASIC, η C και η συμβολική γλώσσα, οι οποίες εκτελούνται ακολουθιακά, με κάθε εντολή να ακολουθεί την προηγούμενη.

3) Ένα έργο σε VHDL έχει πολλές εφαρμογές. Ένα μπλοκ υπολογισμού (calculation block) δημιουργείται μια φορά αλλά μπορεί να χρησιμοποιηθεί σε άλλα έργα. Μπορούν επίσης να ρυθμιστούν διάφορες παράμετροι διαμόρφωσης και λειτουργίας του μπλοκ (παράμετροι χωρητικότητας, το μέγεθος της μνήμης, η βάση των στοιχείων (element base), η σύνθεση μπλοκ και η δομή διασύνδεσης).

4) Ένα έργο σε VHDL είναι επίσης μεταφέρσιμο. Αν έχει δημιουργηθεί για μια βάση στοιχείων, μπορεί να μεταφερθεί σε μια άλλη βάση, για παράδειγμα σε ένα VLSI με διάφορες τεχνολογίες.

#### 1.6.2 Μειονεκτήματα της γλώσσας VHDL

Εκτός βεβαίως από τα παραπάνω πλεονεκτήματα που χαρακτηρίζουν την γλώσσα περιγραφής υλικού VHDL, παρουσιάζει και μερικά μειονεκτήματα. Τα κυριότερα από αυτά παρουσιάζονται παρακάτω:

1) Η VHDL θα μπορούσε να χαρακτηριστεί ως φλύαρη, καθώς για την περιγραφή ορισμένων λειτουργιών απαιτούνται αρκετές γραμμές κώδικα, και συνεπώς πολλές φορές περίπλοκη και δυσνόητη.

2) Επίσης, υπάρχουν δομές που εξυπηρετούν παρόμοιο σκοπό αλλά παρουσιάζουν πολύ διαφορετική σύνταξη. Χαρακτηριστικό παράδειγμα αποτελούν οι δομές case και select.

3) Αντίστοιχο μειονέκτημα αποτελεί το γεγονός πως δομές που έχουν παρόμοια σύνταξη, όπως οι variables και τα signals, παρουσιάζουν διαφορετική σημασιολογία.

4) Τέλος, το υλικό το οποίο συντίθεται δεν είναι πάντα προφανές, όπως για παράδειγμα η δημιουργία μανδαλωτών αντί για flip-flop λόγω της μη δήλωσης όλων των δυνατών περιπτώσεων απόδοσης τιμής ενός σήματος.
# ΚΕΦΑΛΑΙΟ 2°

## ΥΛΟΠΟΙΗΣΗ ΚΑΙ ΑΠΟΤΕΛΕΣΜΑΤΑ ΤΗΣ PWM ΤΕΧΝΙΚΗΣ

## 2.1 Εισαγωγή

Στο κεφάλαιο αυτό θα ασχοληθούμε με την PWM(Pulse Width Modulation)τεχνική. Είναι μία τεχνική διαμόρφωσης η οποία παράγει παλμούς μεταβλητού πλάτους για την αναπαράσταση του πλάτους ενός αναλογικού σήματος εισόδου. Η PWM είναι στις μέρες μας ένα αναπόσπαστο κομμάτι όλων των ενσωματωμένων συστημάτων. Συνιστά μία ευρέως αποδεκτή τεχνική ελέγχου στις περισσότερες ηλεκτρονικές εφαρμογές. Η PWM είναι μία ισχυρή τεχνική για τον έλεγχο αναλογικών συστημάτων με τις ψηφιακές εξόδους ενός επεξεργαστή. Η PWM χρησιμοποιείται σε πλήθος εφαρμογών , που κυμαίνονται από μετρήσεις και επικοινωνίες μέχρι τον έλεγχο της ισχύος και τις εφαρμογές μετατροπής. Υπάρχουν πολλές μέθοδοι ανάλογα με την αρχιτεκτονική και τις απαιτήσεις του συστήματος. Η υλοποίηση της σχεδίασης τους εξαρτάται από τον τύπο της εφαρμογής, την κατανάλωση ισχύος, τους διαθέσιμους ημιαγωγούς και τα κριτήρια κόστους και απόδοσης. Οι ψηφιακές μέθοδοι είναι οι πιο κατάλληλες για τον σχεδιασμό PWM γεννητριών καθώς είναι πολύ ευέλικτες και λιγότερο ευαίσθητες στον περιβαλλοντικό θόρυβο.

## 2.2 ΨΗΦΙΑΚΕΣ ΤΕΧΝΙΚΕΣ ΡWM ΠΑΡΑΓΩΓΗΣ

Πολλές ψηφιακές τεχνικές βασίζονται στην χρήση μετρητών και συγκριτών για την σχεδίαση. Αυτές οι ψηφιακές τεχνικές είναι ευκολότερο να εφαρμοστούν από ότι οι αναλογικές. Επίσης είναι απρόσβλητες από τον περιβαλλοντικό θόρυβο, τη μεταβολή της θερμοκρασίας και δεν επηρεάζονται από τις μεταβολές των στοιχείων και τις απώλειες μεταγωγής. Για εξελιγμένα συστήματα ελέγχου, είναι επιθυμητή η χρήση των συστημάτων ψηφιακής διαμόρφωσης. Παρακάτω παρουσιάζουμε το γενικό μπλοκ διάγραμμα του ψηφιακού ελέγχου ενός μετατροπέα:



Σχήμα 2.1: Γενικό Μπλοκ Διάγραμμα Ψηφιακού Ελέγχου Μετατροπέα

Υπάρχουν πολλές ψηφιακές τεχνικές διαθέσιμες ανάλογα με την διάταξη που χρησιμοποιείται και τον τύπο του μετρητή αλλά σε αυτό το κεφάλαιο θα ασχοληθούμε με μία βασική τοπολογία γεννήτριας PWM. Αυτή είναι η παρακάτω:

Υψηλής Συχνότητας PWM Γεννήτρια βασισμένη σε Μετρητή.

## 2.3 ΥΨΗΛΗΣ ΣΥΧΝΟΤΗΤΑΣ ΡWM ΓΕΝΝΗΤΡΙΑ ΒΑΣΙΣΜΕΝΗ ΣΕ ΜΕΤΡΗΤΗ

Σύμφωνα με αυτή την αρχιτεκτονική υπάρχει ένας υψηλής ταχύτητας μετρητής των N-bit του οποίου η έξοδος συγκρίνετε με το περιεχόμενο ενός καταχωρητή, ο οποίος αποθηκεύει το επιθυμητό duty cycle της εισόδου(N-bit τιμές), με την βοήθεια ενός συγκριτή. Η έξοδος του συγκριτή είναι "1" για όσο χρόνο ο μετρητής λαμβάνει μικρότερη τιμή από το duty cycle. Αντίθετα, μηδενίζεται όταν ο μετρητής έχει τιμή ίση ή μεγαλύτερη του duty cycle. Αυτή η έξοδος του συγκριτή χρησιμοποιείται για να ενεργοποιήσει έναν RS μανδαλωτή. Η έξοδος του μανδαλωτή δίνει την επιθυμητή έξοδο PWM. Το πλεονέκτημα αυτής της μεθόδου είναι ότι χρησιμοποιείται για να δημιουργήσει έξοδο PWM υψηλής συχνότητας κάτι το οποίο δεν είναι εφικτό με την κανονική προσέγγιση με μετρητή. Το παρακάτω σχήμα απεικονίζει το αντίστοιχο διάγραμμα αυτής της αρχιτεκτονικής:

## 2.3.1 ΑΡΧΙΤΕΚΤΟΝΙΚΗ ΣΧΕΔΙΑΣΗΣ



Σχήμα 2.2: Αρχιτεκτονική της PWM Γεννήτριας

## 2.3.2 VHDL ΚΩΔΙΚΑΣ ΑΡΧΙΤΕΚΤΟΝΙΚΗΣ

Ο κώδικας VHDL για την υλοποίηση αυτής της αρχιτεκτονικής παρουσιάζεται παρακάτω:

## library IEEE;

----- ΔΗΛΩΣΗ ΤΩΝ ΑΠΑΡΑΙΤΗΤΩΝ ΠΑΚΕΤΩΝ ΤΩΝ ΒΙΒΛΙΩΘΗΚΩΝ-----

use IEEE.std\_logic\_1164.all;

use IEEE.numeric\_std.all;

------ ΔΗΛΩΣΗ ΤΗΣ ΕΝΟΤΗΤΑΣ ΠΟΥ ΘΑ ΧΡΗΣΙΜΟΠΟΙΗΣΟΥΜΕ -----

Entity PWM is

Port ( Rst : In std\_logic;

Clk : In std\_logic;

Din : In std\_logic\_vector (8 downto 0);

PWMout : Out std\_logic );

end PWM;

```
_____
----- ΔΗΛΩΣΗ ΚΑΙ ΥΛΟΠΟΙΗΣΗ ΤΗΣ ΑΡΧΙΤΕΚΤΟΝΙΚΗΣ ΠΟΥ ΘΑ ΧΡΗΣΙΜΟΠΟΙΗΣΟΥΜΕ -----
Architecture RTL_Comp of PWM is
  signal Cnt : unsigned (7 downto 0);
begin
process (Clk,Rst)
begin
if Rst='1' then
 Cnt <= (others=>'0');
 PWMout <= '0';
elsif rising_edge(Clk) then
 Cnt <= Cnt + 1;
 if unsigned(Din(7 downto 0)) >= Cnt then
  PWMout <= '1';
 else
  PWMout <= '0';
 end if;
end if;
end process;
end RTL_Comp;
```

\_\_\_\_\_

## 2.3.3 ΠΡΟΣΟΜΟΙΩΣΗ ΣΤΟ MODELSIM

Για την επαλήθευση της λειτουργίας της παραπάνω σχεδίασης χρησιμοποιήσαμε το εργαλείο προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter Edition. Με αυτό μεταγλωττίσαμε τον κώδικα και κάναμε προσομοιώσεις για διαφορετικά DUTY CYCLE. Τα αποτελέσματα των προσομοιώσεων αυτών παρουσιάζονται παρακάτω:



Σχήμα 2.3: Σήματα PWM Σχεδίασης



Τα αποτελέσματα για διαφορετικές τιμές Duty Cycle παρουσιάζονται παρακάτω:

Σχήμα 2.4: Για DUTY CYCLE = 001000000 => DUTY CYCLE = 25%



Σχήμα2.5: Για DUTY CYCLE = 010000000 => DUTY CYCLE = 50%



Σχήμα 2.6: Για DUTY CYCLE = 011000000 => DUTY CYCLE = 75%

## **2.3.4 RTL SCHEMATIC STO XILINX ISE**

Παρακάτω παρουσιάζεται το RTL Schematic της αρχιτεκτονικής όπου:

**RTL(Register Transfer Level)** = Σχεδιαστική αφαίρεση που μοντελοποιεί ένα σύγχρονο ψηφιακό σύστημα με την ροή ψηφιακών σημάτων(δεδομένων) ανάμεσα σε καταχωρητές και λογικές λειτουργίες που εκτελούνται σε αυτά τα σήματα.



Σχήμα 2.7: RTL σχηματική αναπαράσταση αρχιτεκτονικής

Παρατηρούμε πως όντως ο μετρητής και το σήμα εισόδου εισέρχονται σε ένα συγκριτή και ανάλογα με το αποτέλεσμα προκύπτει και η έξοδος.

# 2.3.5 ΑΝΑΦΟΡΑ ΧΡΗΣΙΜΟΠΟΙΗΣΗΣ ΣΥΣΚΕΥΗΣ

Μετά τη σύνθεση της σχεδίασής μας την οποία κάναμε μέσα από το εργαλείο ISE Design Suite της Xilinx προέκυψε μία αναφορά με τα λογικά μπλοκ τα οποία θα χρησιμοποιηθούν για την υλοποίηση στο FPGA. Τα στοιχεία της αναφορά αυτής παρουσιάζονται παρακάτω:

| Slice Logic Utilization    | Used | Available | Utilization |
|----------------------------|------|-----------|-------------|
| Number of Slices           | 9    | 960       | 0%          |
| Number of Slice Flip Flops | 9    | 1920      | 0%          |
| Number of 4 input LUTs     | 16   | 1920      | 0%          |
| Number of bonded IOBs      | 11   | 66        | 16%         |
| Number of GCLKs            | 1    | 24        | 4%          |

Πίνακας 2.1: Χρησιμοποιούμενοι πόροι της συσκευής για την υλοποίηση της υψηλής συχνότητας PWM τεχνικής

Παρατηρούμε πως ο χώρος ο οποίος δεσμεύεται είναι πολύ μικρός σε σχέση με τον διαθέσιμο από το FPGA.

## 2.4 ΠΕΙΡΑΜΑΤΙΚΗ ΔΙΑΔΙΚΑΣΙΑ

Για να επαληθεύσουμε τα θεωρητικά αλλά και τα αποτελέσματα των προσομοιώσεών μας πραγματοποιήσαμε στο εργαστήριο την παραγωγή PWM παλμών με duty cycle 50% και 75% με την χρήση του FPGA SPARTAN-3E Starter Kit το οποίο παρουσιάστηκε παραπάνω. Ακολουθήσαμε τα παρακάτω βήματα:

- 1) Τεστάραμε τον VHDL κώδικα για την παραγωγή των PWM παλμών με την χρήση του προγράμματος Xilinx ISE Design Suite.
- Με την χρήση του ίδιου προγράμματος(Xilinx ISE Design Suite) "φορτώσαμε" τον VHDL κώδικα στο FPGA το οποίο προηγουμένως είχαμε συνδέσει με τον υπολογιστή.
- 3) Τέλος συνδέσαμε το probe του παλμογράφου στο pin του FPGA στο οποίο είχαμε τοποθετήσει, με το κατάλληλο αρχείο περιορισμών, την έξοδο του κώδικά μας. Την είσοδο, μέσω της οποίας δίνουμε το επιθυμητό duty cycle την συνδέσαμε μέσω του αρχείου περιορισμών με τους τέσσερις διακόπτες του FPGA όπως φαίνεται και στα παρακάτω σχήματα.



Το αποτέλεσμα της διαδικασίας αυτής παρουσιάζεται παρακάτω:

Duty Cycle 50% (1000)

Pin Εξόδου

Σχήμα 2.8: Υλοποίηση αρχιτεκτονικής στο FPGA Spartan 3Ε και απεικόνιση στον παλμογράφο

Όπως βλέπουμε και παραπάνω αντιστοιχίσαμε την είσοδο του VHDL κώδικα, δηλαδή το επιθυμητό duty cycle, με τους 4 διακόπτες και για να δώσουμε duty cycle 50% (D<sub>IN</sub> = 1000) σηκώσαμε μόνο τον πρώτο διακόπτη. Αυτό φαίνεται καλύτερα και στην παρακάτω εικόνα:



Μόνο ο 1<sup>ος/</sup>διακόπτης ΟΝ(1000).

# Σχήμα 2.9: Αποτελέσματα πειραματικής διαδικασίας για duty cycle 50%

Τέλος για μεγαλύτερη πληρότητα παραθέτουμε το πειραματικό αποτέλεσμα και για Duty Cycle 75%. Τώρα είναι οι δύο πρώτοι διακόπτες ΟΝ όπως φαίνεται και παρακάτω:



 $1^{o_{c}}$  και  $2^{o_{c}}$  Διακόπτης ON(1100 => Duty Cycle 75%).

Σχήμα 2.10: Αποτελέσματα πειραματικής διαδικασίας για duty cycle 75%

# ΚΕΦΑΛΑΙΟ 3°

# ΥΛΟΠΟΙΗΣΗ ΚΑΙ ΑΠΟΤΕΛΕΣΜΑΤΑ ΤΗΣ SPWM ΤΕΧΝΙΚΗΣ

## 3.1 Εισαγωγή

Πολλές είναι οι τεχνικές που υπάρχουν για τον έλεγχο της τάσης εξόδου ενός αναστροφέα. Μία από αυτές είναι και η ημιτονοειδής διαμόρφωση εύρους παλμών(SPWM). Στην τεχνική αυτή σε επίπεδο κυκλώματος ελέγχου δημιουργούνται δύο ημιτονοειδή σήματα αναφοράς, ένα για κάθε σκέλος του παρακάτω αναστροφέα:



Σχήμα 3.1: Μονοφασικός αναστροφέας πλήρους γέφυρας με πηγή τάσης υλοποιημένος με ημιαγωγικούς διακόπτες τύπου IGBTs.

Τα σήματα αυτά έχουν μεταξύ τους μία διαφορά φάσης 180°. Επίσης δημιουργείται και μία τριγωνική κυματομορφή μεγάλης συχνότητας(σε σχέση με τα σήματα αναφοράς) η οποία ονομάζεται κυματομορφή φέροντος σήματος. Και τα τρία αυτά σήματα είναι συγχρονισμένα μεταξύ τους και μπορούν να δημιουργηθούν με αναλογικά ή ψηφιακά κυκλώματα. Η λογική της μεθόδου αυτής είναι η παραγωγή παλμών που εφαρμόζονται στις πύλες των τεσσάρων διακοπτών(S1,S2,S3,S4) ανάλογα με το αποτέλεσμα της σύγκρισης των σημάτων αναφοράς με το φέρον. Να τονίσουμε πως για την αποφυγή βραχυκυκλώματος, δύο διακόπτες που βρίσκονται στο ίδιο σκέλος(S1,S2 ή S3,S4) δεν θα πρέπει σε καμία περίπτωση να άγουν μαζί. Αυτός είναι και ο λόγος που σε δύο διακόπτες του ίδιου σκέλους εφαρμόζονται συμπληρωματικοί παλμοί. Οι αναφερόμενες κυματομορφές παρουσιάζονται παρακάτω με τη χρήση του εργαλείου προσομοίωσης PSim.

## 3.2 Προσομοίωση της SPWM τεχνικής με το PSim

Για να γίνει περισσότερο κατανοητή η παραπάνω περιγραφή υλοποιήσαμε την SPWM τεχνική με την χρήση του εργαλείου προσομοίωσης PSim. Το κυκλωματικό ισοδύναμο για την υλοποίηση αυτή παρουσιάζεται παρακάτω:



Σχήμα 3.2: Κυκλωματικό ισοδύναμο της τεχνικής SPWM με το εργαλείο προσομοίωσης PSim

Παρατηρούμε πως οι παλμοί για τους διακόπτες S1 και S3 παράγονται από τη σύγκριση ενός ημιτονοειδούς σήματος και του τριγωνικού παλμού με τη μόνη διαφορά πως το ημιτονοειδές σήμα που χρησιμοποιείται για την παραγωγή των παλμών για τον S3 διακόπτη έχει διαφορά φάσης 180° με αυτό που χρησιμοποιείται για τον S1 διακόπτη. Επίσης παρατηρούμε πως οι παλμοί για τους διακόπτες S2 και S4 παράγονται αντιστρέφοντας αυτούς των S1 και S3 αντίστοιχα. Οι κυματομορφές

που προκύπτουν από την προσομοίωση του παραπάνω κυκλώματος παρουσιάζονται στα παρακάτω γραφήματα:



Σχήμα 3.3: Αποτελέσματα προσομοίωσης του κυκλώματος της SPWM τεχνικής με το εργαλείο προσομοίωσης Psim

Σημαντικό ρόλο στην SPWM τεχνική διαδραματίζει ο συντελεστής διαμόρφωσης πλάτους m<sub>a</sub> όπου ισούται με τον λόγο του πλάτους του ημιτονοειδούς σήματος αναφοράς(A<sub>r</sub>) προς το πλάτος του τριγωνικού σήματος(Ac). Δηλαδή ισχύει:

$$\blacktriangleright$$
 m<sub>a</sub> =  $\frac{A_r}{A_c}$  όπου 0 < m<sub>a</sub> < 1.

Επίσης χαρακτηριστικό μέγεθος της τεχνικής αυτής αποτελεί και ο συντελεστής διαμόρφωσης συχνότητας που ορίζεται ως ο λόγος της συχνότητας του φέροντος σήματος( $f_c$ ) προς τη συχνότητα του σήματος αναφοράς( $f_r$ ). Δηλαδή ισχύει:

$$\blacktriangleright$$
 m<sub>f</sub> =  $\frac{f_c}{f_r}$ 

Όσον αφορά στις συχνότητες αυτές αξίζει να σημειωθούν τα παρακάτω:

- 1) Η συχνότητα του σήματος αναφοράς  $f_r$  προσδιορίζει την επιθυμητή συχνότητα της τάσης εξόδου του αναστροφέα  $f_o$ .
- Η συχνότητα του σήματος φέροντος f<sub>c</sub> προσδιορίζει την επιθυμητή διακοπτική συχνότητα των ημιαγωγικών διακοπτών του αναστροφέα καθώς και την συχνότητα των ανωτέρων αρμονικών συνιστωσών.

## 3.3 Ψηφιακή υλοποίηση της SPWM τεχνικής

Στην παρούσα διπλωματική εργασία παρουσιάζονται δύο τρόποι ψηφιακής υλοποίησης της SPWM τεχνικής. Και οι δύο υλοποιούνται με την γλώσσα περιγραφής υλικού VHDL. Η κύρια διαφορά συνίσταται στο γεγονός πως στη μία περίπτωση ο υπολογισμός της τιμής του ημιτόνου γίνεται σε κάθε χτύπο ρολογιού για την πρώτη μισή περίοδο του ημιτονοειδούς σήματος ενώ στην άλλη 1000 δείγματα ημιτόνου έχουν αποθηκευτή σε μία μνήμη ROM και διαβάζονται ανά 500 χτύπους ρολογιού όπως θα παρουσιαστεί αναλυτικά παρακάτω.

Αρχικά θα αναφερθούμε στα στοιχεία που είναι κοινά και στις δύο υλοποιήσεις.

## Συχνότητα Ημιτονοειδούς Σήματος:

Η συχνότητα του ημιτονοειδούς σήματος που χρησιμοποιούμε και στις δύο υλοποιήσεις είναι ίση με 50 Hz. Για να υλοποιήσουμε την συχνότητα αυτή χρησιμοποιούμε ένα μετρητή ο οποίος αυξάνει κατά ένα σε κάθε θετική ακμή του ρολογιού της σχεδίασης. Δηλαδή αυξάνεται κατά ένα σε κάθε περίοδο του ρολογιού. Επειδή λοιπόν το ρολόι των FPGA που χρησιμοποιούμε τίθεται ίσο με 20ns ο μετρητής ο οποίος θα χρησιμοποιήσουμε, για την υλοποίηση των 50 Hz, θα πρέπει να μετρά μέχρι την τιμή που προκύπτει από την παρακάτω πράξη:

$$\frac{1}{50Hz} = 20ns * T_{counter} => T_{counter} = 1.000.000$$

Αυτό πρακτικά σημαίνει πως για να ολοκληρωθεί μία περίοδος του ημιτονοειδούς σήματος θα πρέπει ο μετρητής να κάνει 1.000.000 βήματα. Στην σχεδίασή μας ο μετρητής, για να ολοκληρωθεί μία περίοδος, πρέπει ξεκινώντας από το -250.000 να φτάσει στο 250.000 και στη συνέχεια να γυρίσει πάλι στο -250.000. Αυτό υλοποιείται με το παρακάτω τμήμα κώδικα:

```
PROCESS(CLK, reset)
 variable count2: INTEGER RANGE -250000 TO 250000 :=0;
 begin
 if(reset = '1') then
  if(CLK'event and CLK='1') then --- Σε κάθε θετική ακμή του ρολογιού ο counter αυξάνεται ή μειώνεται
  if(up1 = '1') then
                       --- ανάλογα με την τιμή του σήματος up1.
   count2:= count2 + 1;
   if(count2 = 250000) then
    up1<='0';
   end if;
   else
   count2:= count2 - 1;
   if(count2 = -250000) then
    up1<='1';
   end if;
  end if;
  end if;
 else
  up1<= '1';
 end if;
end process;
  _____
```

## Συχνότητα Τριγωνικού Σήματος:

Η συχνότητα του τριγωνικού σήματος που χρησιμοποιούμε και στις δύο υλοποιήσεις είναι ίση με 5κΗz. Αυτή υλοποιείται όπως και η αντίστοιχη συχνότητα του ημιτονοειδούς σήματος, και βασίζεται στην παρακάτω πράξη:

$$\frac{1}{5\kappa Hz} = 20 \text{ns} * \text{T}_{\text{counter}} \Rightarrow \text{T}_{\text{counter}} = 10.000$$

Αυτό πρακτικά σημαίνει πως για να ολοκληρωθεί μία περίοδος του τριγωνικού σήματος πρέπει ο μετρητής να κάνει 10.000 βήματα. Στην σχεδίασή μας ο μετρητής, για να ολοκληρωθεί μία περίοδος, πρέπει ξεκινώντας από το -2.500 να φτάσει στο 2.500 και στη συνέχεια να γυρίσει πάλι στο -2.500. Ο λόγος που βάζουμε το μετρητή να κινείται μεταξύ του -2.500 και του 2.500 και όχι μεταξύ του 0 και του 10.000 θα γίνει κατανοητός όταν θα εξετάσουμε τον τρόπο υλοποίησης του τριγωνικού σήματος. Η περίοδος του τριγωνικού σήματος υλοποιείται με το παρακάτω τμήμα κώδικα:

```
----- Triangular Frequency = 5kHz -----
```

## PROCESS(CLK,reset)

```
variable count1: INTEGER RANGE -2500 TO 2500;
```

variable up: STD\_LOGIC;

#### begin

```
if(CLK'event and CLK='1') then -- Σε κάθε θετική ακμή του ρολογιού ο μετρητής αυξάνεται ή μειώνεται
```

```
if(reset = '1') then -- ανάλογα με την τιμή του σήματος up.
```

if (up = '1') then

```
count1:= count1+1;
```

```
if (count1 = 2500) then
```

up:='0';

```
Triangular<='0';
```

```
end if;
```

else

```
count1:= count1-1;
```

```
if (count1 = -2500) then
```

up:='1';

```
Triangular<='1'; --Τέλος της περιόδου του τριγωνικού σήματος.
end if;
end if;
else
up:= '1';
count1:= 0;
Triangular<= '1';
end if;
end if;
end if;
```

## Πλάτος Ημιτονοειδούς Σήματος:

Το πλάτος του ημιτονοειδούς σήματος Α<sub>r</sub> υπολογίζεται με βάση την τιμή του συντελεστή διαμόρφωσης m<sub>a</sub> καθώς όπως έχουμε αναφέρει και ανωτέρω ισχύει η σχέση:

$$m_a = \frac{A_r}{A_c}$$

Άρα ανάλογα με τον εκάστοτε συντελεστή διαμόρφωσης που θα χρησιμοποιείται, το πλάτος του ημιτονοειδούς σήματος θα δίνεται από την παρακάτω σχέση:

 $A_r = m_a * A_c$ 

Όπου Α<sub>r</sub>: Πλάτος του ημιτονοειδούς σήματος.

Α<sub>c</sub>: Πλάτος του τριγωνικού σήματος.

m<sub>a</sub>: Συντελεστής διαμόρφωσης.

## Υπολογισμός Γωνιών των Ημιτονοειδών Δειγμάτων:

Για να υπολογίσουμε τα ημιτονοειδή δείγματα που χρειαζόμαστε για τις σχεδιάσεις μας, είναι απαραίτητο να γνωρίζουμε και τις γωνίες στις οποίες αυτά αντιστοιχούν. Οι συναρτήσεις που χρησιμοποιούμε για τον υπολογισμό του ημιτόνου, τις οποίες θα δούμε παρακάτω, λαμβάνουν ως εισόδους γωνίες σε rad. Θέλουμε λοιπόν να βρούμε πόσα rad αντιστοιχούν σε κάθε περίοδο του ρολογιού της σχεδίασης. Αυτό μπορούμε εύκολα να το υπολογίσουμε αν θυμηθούμε πως ο μετρητής τον οποίο χρησιμοποιούμε για την προσομοίωση της συχνότητας του ημιτονοειδούς σήματος χρειάζεται 500.000 βήματα για να ολοκληρωθεί η μισή περίοδος του σήματος αυτού. Άρα με απλή συλλογιστική μπορούμε να πούμε:

| Βήματα Μετρητή | rad  |
|----------------|------|
| 500.000        | 3.14 |
| 1              | х    |

Από το παραπάνω προφανώς προκύπτει πως τα rad ανά βήμα του μετρητή, ή ανά περίοδο ρολογιού, θα είναι:

$$x = \frac{3.14}{500.000} \approx 6.28 * 10^{-6}.$$

Αυτή λοιπόν την τιμή τη θέτουμε σε μία μεταβλητή που την ονομάζουμε rad\_offset και την οποία την προσθέτουμε σε κάθε περίοδο ρολογιού στην προηγούμενη τιμή rad ώστε να λάβουμε την επόμενη. Ο υπολογισμός αυτός του rad\_offset υλοποιείται στις δύο διαφορετικές σχεδιάσεις μας με τις παρακάτω δύο εντολές(Η διαφορά τους έχει να κάνει με τον τύπο των μεταβλητών που χρησιμοποιούμε):

```
rad_offset<= MATH_PI/(500000.0); -- Χρησιμοποιείται σε πρόγραμμα που δεν συντίθεται αλλά μας
```

| παρέχει τα προς αποθήκευση σε RO | Μ δείγματα. |
|----------------------------------|-------------|
|----------------------------------|-------------|

rad\_offset<= pi/(val\_500000); -- Οι αριθμοί είναι σε μορφή σταθερής υποδιαστολής.

Τέλος ο υπολογισμός των γωνιών που χρειαζόμαστε για την εύρεση των τιμών των ημιτόνων γίνεται με την παρακάτω εντολή σε κάθε περίοδο ρολογιού:

rad<= rad + rad\_offset;</pre>

# Υλοποίηση Τριγωνικού Παλμού:

Για να αναπαρασταθεί ο τριγωνικός παλμός ψηφιακά είναι απαραίτητη η χρησιμοποίηση ενός μετρητή που θα αυξάνει έως μία μέγιστη τιμή και θα μειώνεται έως μία ελάχιστη. Οι δύο αυτές τιμές θα είναι το μέγιστο και το ελάχιστο πλάτος του τριγωνικού παλμού. Για να επιλέξουμε όμως κατάλληλα αυτές τις τιμές έτσι ώστε ο μετρητής αυτός ξεκινώντας από την ελάχιστη τιμή του να φτάνει στη μέγιστη και να επιστρέφει και πάλι στην ελάχιστη στο διάστημα μίας περιόδου θα πρέπει να λάβουμε υπ' όψιν σε πόσους κτύπους ρολογιού ολοκληρώνεται μία περίοδος του τριγωνικού σήματος. Παρατηρούμε λοιπόν πως για να ολοκληρωθεί μία περίοδος του τριγωνικού σήματος χρειάζονται 10.000 βήματα του χρησιμοποιούμενου μετρητή όπως αναλύσαμε παραπάνω. Άρα για να μπορεί ο μετρητής που προσομοιώνει το τρίγωνο να αυξάνεται από μία ελάχιστη τιμή μέχρι μία μέγιστη και να επιστρέφει και πάλι στην ελάχιστη του γα αυξάνεται από μία ελάχιστη τιμή μέχοι η πορεί ο μετρητής που προσομοιώνει το τρίγωνο να αυξάνεται από την παρακάτω σχέση:

$$A_{c} = \pm \frac{T_{max,counter}}{4} = \pm \frac{10.000}{4} = \pm 2.500$$

Όπου: A<sub>c</sub> = Το πλάτος του τριγωνικού σήματος.

T<sub>max,counter</sub> = Τα βήματα που πρέπει να κάνει ο μετρητής για την ολοκλήρωση μίας περιόδου.

Αυτό γίνεται πιο κατανοητό από το παρακάτω σχήμα:



Σχήμα 3.4: Ψηφιακή υλοποίηση του τριγωνικού παλμού

Συνεπώς, με βάση τα παραπάνω, για την υλοποίηση του τριγωνικού σήματος χρησιμοποιούμε ένα μετρητή(count\_Ac) ο οποίος αυξάνεται και μειώνεται μέχρι τις τιμές 2.500 και -2.500 αντίστοιχα. Αυτόν τον μετρητή συγκρίνουμε κάθε φορά με τις εκάστοτε τιμές του ημιτονοειδούς σήματος. Η υλοποίηση αυτή γίνεται με το παρακάτω τμήμα κώδικα:

```
if(up_Ac = '1') then
```

```
count_Ac := count_Ac + 1;
if (count_Ac = 2500) then
    up_Ac := '0';
end if;
else
    count_Ac:= count_Ac - 1;
```

if (count\_Ac = -2500) then

up\_Ac:= '1';

end if;

end if;

Για να θέσω τιμή στους τέσσερις διακόπτες συγκρίνω αυτό το μετρητή με τις τιμές των ημιτονοειδών σημάτων οι οποίες βρίσκονται κάθε φορά στις μεταβλητές CMPA και CMPB. Ενδεικτικά η σύγκριση αυτή γίνεται όπως παρακάτω. Να τονίσουμε πως στον τελικό κώδικα που υλοποιούμε το παρακάτω κομμάτι δεν υπάρχει αμιγώς όπως παρουσιάζεται παρακάτω αλλά έχει διάφορες προσμίξεις. Το παρουσιάζουμε όμως έτσι για να γίνει κατανοητή η διαδικασία απόδοσης τιμών στους διακόπτες:

if (count\_Ac < CMPA ) then -- Αν η τιμή του πρώτου ημιτόνου είναι μεγαλύτερη του τριγώνου τότε ο

S1:= '1'; -- διακόπτης S1 παίρνει τιμή '1' αλλιώς '0'.

else

S1:= '0';

end if;

if(count\_Ac < CMPB) then -- Αν η τιμή του δευτέρου ημιτόνου είναι μεγαλύτερη του τριγώνου τότε ο

S3:= '1'; -- ο διακόπτης S2 παίρνει τιμή '1' αλλιώς '0'.

else

S3:= '0';

end if;

## Υλοποίηση "Νεκρού" Χρονικού Διαστήματος:

Η υλοποίηση αυτή αφορά στην εισαγωγή ενός "νεκρού" χρονικού διαστήματος ανάμεσα στη χρονική στιγμή που ένας διακόπτης λαμβάνει λογικό 'Ο' στην πύλη του, και ως εκ' τούτου τίθεται σε αποκοπή, και τη χρονική στιγμή που ο διακόπτης του ίδιου σκέλους του αναστροφέα, ο οποίος λαμβάνει πάντα συμπληρωματικές τιμές, θα λάβει λογικό '1' στην πύλη του, και ως εκ' τούτου θα τεθεί σε αγωγή.

Ο λόγος που καθιστά απαραίτητη την εισαγωγή ενός τέτοιου διαστήματος είναι πως όταν ένας διακόπτης λαμβάνει λογικό '1' ή '0' στην πύλη του, δεν οδηγείται ακαριαία σε αγωγή ή αποκοπή αντίστοιχα, αλλά μεσολαβεί ένα χρονικό διάστημα. Αν λοιπόν δύο διακόπτες του ίδιου σκέλους ενός αναστροφέα οδηγηθούν ταυτόχρονα ο ένας σε αγωγή και ο άλλος σε αποκοπή τότε στο διάστημα που θα μεσολαβήσει μέχρι να γίνει η μετάβαση αυτή θα υπάρξουν χρονικές στιγμές κατά τις οποίες και οι δύο διακόπτες θα βρίσκονται ταυτόχρονα σε αγωγή με συνέπεια την δημιουργία βραχυκυκλώματος. Η περίπτωση αυτή παρουσιάζεται και σχηματικά παρακάτω:



Σχήμα 3.5: Δημιουργία βραχυκυκλώματος εξ' αιτίας της μη ιδανικής συμπεριφοράς των ημιαγωγικών διακοπτών όταν τίθενται σε αγωγή ή αποκοπή

Στο παραπάνω σχήμα παρατηρούμε πως όταν οι δύο συμπληρωματικοί διακόπτες  $S_1$  και  $S_2$ οδηγούνται ταυτόχρονα από αγωγή σε αποκοπή και από αποκοπή σε αγωγή αντίστοιχα προκύπτει ένα χρονικό διάστημα στο οποίο είναι πιθανή η ταυτόχρονη αγωγή τους και η δημιουργία βραχυκυκλώματος. Για το λόγο αυτό είναι απαραίτητη η εισαγωγή του "νεκρού" χρονικού διαστήματος που αναφέραμε παραπάνω. Στο σημείο αυτό θα πρέπει να προσέξουμε πως για την υλοποίηση αυτή θα πρέπει να τηρούμε τον παρακάτω κανόνα:

**Κανόνας:** Ο διακόπτης που καθυστερεί να λάβει τιμή, λόγω της εισαγωγής της καθυστέρησης, είναι πάντα αυτός που μεταβαίνει από αποκοπή σε αγωγή.

Ο λόγος για τον οποίο πρέπει να τηρείται πάντα αυτός ο κανόνας γίνεται κατανοητός με το παρακάτω σχήμα στο οποίο εισάγουμε την καθυστέρηση αντίθετα από αυτό που ορίζει ο κανόνας. Την εισάγουμε δηλαδή στο διακόπτη που μεταβαίνει από αγωγή σε αποκοπή. Στο παρακάτω σχήμα θεωρούμε τους διακόπτες ιδανικούς, θεωρούμε δηλαδή πως μεταβαίνουν ακαριαία σε αγωγή και αποκοπή όταν λάβουν το κατάλληλο σήμα στην πύλη τους. Η θεώρηση αυτή δεν επηρεάζει το συμπέρασμα στο οποίο θέλουμε να καταλήξουμε και γίνετε για λόγους ευκολότερης κατανόησης του παραδείγματος. Η παρακάτω εικόνα προέκυψε από το εργαλείο προσομοίωσης Modelsim αφού γράψαμε έναν μικρό και απλό κώδικα για να μας δώσει το επιθυμητό για το παράδειγμα αποτέλεσμα:



Αγωγή S1 και S2 => Βραχυκύκλωμα!!

# Σχήμα 3.6: Βραχυκύκλωμα λόγω εισαγωγής του "νεκρού" χρονικού διαστήματος στον διακόπτη που μεταβαίνει από αγωγή σε αποκοπή

Γίνεται λοιπόν φανερό από τα παραπάνω πως για να υλοποιήσουμε το "νεκρό" διάστημα καθυστέρησης και να μην έχουμε τη δημιουργία βραχυκυκλώματος είναι απαραίτητη η τήρηση του κανόνος που αναφέραμε παραπάνω.

Τέλος πρέπει να μελετήσουμε και την τιμή που θα επιλέξουμε για το χρονικό αυτό διάστημα αλλά και τον τρόπο υπολογισμού αυτού. Το χρονικό διάστημα καθυστέρησης θα πρέπει να τεθεί σε μία τιμή λίγο μεγαλύτερη από τον συνολικό χρόνο που χρειάζονται οι ημιαγωγικοί διακόπτες για να πάνε σε αποκοπή. Για το λόγο αυτό η καθυστέρηση που εισάγουμε θα είναι της τάξης του 1μs. Για να την υλοποιήσουμε θα χρησιμοποιήσουμε ένα μετρητή ο οποίος θα αυξάνει κατά ένα σε κάθε περίοδο του ρολογιού μέχρι μία μέγιστη τιμή και στη συνέχεια θα μηδενίζεται για να είναι έτοιμος για την υλοποίηση της επόμενης καθυστέρησης. Η τιμή αυτή υπολογίζεται από την παρακάτω σχέση, δεδομένου ότι το ρολόι της σχεδίασής μας τίθεται ίσο με 20ns:

 $1\mu s = 20ns * T_{COUNTER} = > T_{COUNTER} = 50.$ 

Λόγω της πολυπλοκότητας που παρουσιάζει το συγκεκριμένο κομμάτι κώδικα αναλύουμε παρακάτω τη χρησιμότητα και λειτουργία κάποιων βασικών σημάτων που χρησιμοποιούμε:

1) set\_S1/3 : Τα σήματα αυτά μας πληροφορούν για την τιμή που πρέπει να έχουν οι διακόπτες S1 και S3. Όπως έχουμε πει και παραπάνω οι διακόπτες S2 και S4 θα πρέπει να πάρουν τις συμπληρωματικές τιμές των S1 και S3 αντίστοιχα για την αποφυγή βραχυκυκλωμάτων. Οι διακόπτες αυτοί έχουν την διάταξη του παρακάτω σχήματος:



Σχήμα 3.7: Μονοφασικός αναστροφέας πλήρους γέφυρας με πηγή τάσης υλοποιημένος με ημιαγωγικούς διακόπτες τύπου IGBTs.

Το κρίσιμο σημείο στο κομμάτι αυτό είναι πως θέλουμε να εισάγεται η ανάλογη καθυστέρηση κάθε φορά που τα σήματα set\_S1/3 αλλάζουν τιμή και όχι για όσο χρονικό διάστημα διατηρούνται σταθερά. Για το λόγο αυτό χρησιμοποιούμε τα παρακάτω σήματα.

2) Delay\_eval\_S1/3 : Τα σήματα αυτά λαμβάνουν την τιμή '1' κάθε φορά που τα set\_S1/3 αλλάζουν τιμή. Την τιμή αυτή την διατηρούν έως ότου ο μετρητής μέσω του οποίου υλοποιείται η καθυστέρηση λάβει την τιμή 50 και ουσιαστικά ολοκληρωθεί το επιθυμητό "νεκρό" διάστημα( 20ns \* 50 = 1μs). Μόλις γίνει αυτό τίθενται στην τιμή '0' και οι τιμές των διακοπτών πλέον παραμένουν σταθερές έως ότου να μεταβληθούν τα set\_S1/3 και

κατά συνέπεια γίνουν '1' τα Delay\_eval\_S1/3. Τέλος μόλις τα set\_S1/3 αλλάζουν τιμή τότε θέτουμε τον διακόπτη που πάει σε αποκοπή ίσο με 'Ο' ενώ αυτόν που πρέπει να πάει σε αγωγή τον θέτουμε ίσο με '1' μόλις ολοκληρωθεί το διάστημα καθυστέρησης(count\_S1/3 = '0'). Στο παρακάτω τμήμα κώδικα, το οποίο χρησιμοποιούμε για να γίνουν περισσότερο κατανοητά τα παραπάνω, ελέγχουμε την περίπτωση που το ο διακόπτης S1 πρέπει να πάει ή βρίσκεται ήδη σε αγωγή(set\_S1 = '1') :

| if(set_S1 = '1') then                            | Θέλω η καθυστέρηση να εισάγεται μόνο όταν το S1 αλλάζει τιμή                                                               |
|--------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|
| if(Delay_eval_S1 = '1') th                       | een και όχι για όσο χρονικό διάστημα παραμένει στο λογικό '1' ή '0'.                                                       |
| S2<= '0';<br>if(count_S1 = 50) then<br>S1<= '1'; | Κανόνας: Πάντα καθυστερεί ο διακόπτης που πάει σε αγωγή!!<br>Υλοποίηση της καθυστέρησης με χρήση μετρητή => 50*20ns = 1us! |
| Delay_eval_S1:= '0';                             | Αφού γίνει η καθυστέρηση δεν θέλω να ξαναγίνει για όσο χρονικό                                                             |
| count_S1:= 0;                                    | διάστημα διατηρείται η τιμή του S1 σταθερή.                                                                                |

Λαμβάνοντας υπ' όψιν τα όσα είπαμε παρουσιάζουμε παρακάτω το συνολικό τμήμα του κώδικα που υλοποιεί την εισαγωγή του επιθυμητού "νεκρού" χρονικού διαστήματος:

----

| De                                                                                            | adband Modulation                                              |
|-----------------------------------------------------------------------------------------------|----------------------------------------------------------------|
| if(set_S1 = '1') then                                                                         | Θέλω η καθυστέρηση να εισάγεται μόνο όταν το S1 αλλάζει τιμή   |
| if(Delay_eval_S1 = '1') then και όχι για όσο χρονικό διάστημα παραμένει στο λογικό '1' ή '0'. |                                                                |
| S2<= '0';                                                                                     | Αυτό συμβαίνει όταν το Delay_eval_S1 = '1'!!                   |
| if(count_S1 = 50) then                                                                        | Υλοποίηση της καθυστέρησης με χρήση μετρητή => 50*20ns = 1us!  |
| \$1<= '1';                                                                                    |                                                                |
| Delay_eval_S1:= '0';                                                                          | Αφού γίνει η καθυστέρηση δεν θέλω να ξαναγίνει για όσο χρονικό |
| count_S1:= 0;                                                                                 | διάστημα διατηρείται η τιμή του S1 σταθερή.                    |
| else                                                                                          |                                                                |
| count_S1:= count_S1 +                                                                         | · 1;                                                           |
| end if;                                                                                       |                                                                |
| end if;                                                                                       |                                                                |
| elsif(set_S1 = '0') then                                                                      | Το S1 είναι ή πρόκειται να γίνει '0'.                          |
| if(Delay_eval_S1 = '1') th                                                                    | en                                                             |

```
S1<= '0';
  if(count_S1 = 50) then
   S2<= '1';
   Delay_eval_S1:= '0';
   count_S1:= 0;
  else
   count_S1:= count_S1 + 1;
  end if;
 end if;
end if;
if(set_S3 = '1') then -- Το S3 είναι ή πρόκειται να γίνει '1'.
 if(Delay_eval_S3 = '1') then
  S4<= '0';
  if(count_S3 = 50) then
   S3<= '1';
   Delay_eval_$3:= '0';
   count_S3:= 0;
  else
   count_S3:= count_S3 + 1;
  end if;
 end if;
elsif(set_S3 = '0') then
                             -- Το S3 είναι ή πρόκειται να γίνει '0'.
 if(Delay_eval_S3 = '1') then
   S3<= '0';
   if(count_S3 = 50) then
    S4<= '1';
    Delay_eval_S3:= '0';
```

```
count_S3:= 0;
else
count_S3:= count_S3 + 1;
end if;
end if;
end if;
```

# 3.4 SPWM τεχνική με χρήση μνήμης ROM

Η υλοποίηση της SPWM με χρήση μνήμης ROM για την αποθήκευση ημιτονοειδών δειγμάτων αποτελεί την πρώτη από τις δύο υλοποιήσεις που έχουμε δημιουργήσει. Το κύριο χαρακτηριστικό αυτής της μεθόδου είναι ότι δεν υπολογίζει δυναμικά τα δείγματα του ημιτόνου για κάθε αύξηση του μετρητή που προσομοιώνει τον τριγωνικό παλμό αλλά έχει αποθηκευμένα σε μία μνήμη ROM 1000 δείγματα του ημιτονοειδούς σήματος.

Τα δείγματα αυτά αφορούν στο μισό της περιόδου του ημιτόνου καθώς για την άλλη μισή περίοδο διαβάζω τα ίδια στοιχεία αλλά με αρνητικό πρόσημο!

Για την υλοποίηση της τεχνικής αυτής εκτελούνται δύο βασικά βήματα, το κάθε ένα από διαφορετικό VHDL κώδικα:

- 1) Παραγωγή Δειγμάτων Ημιτόνου.
- 2) Παραγωγή Παλμών Διακοπτών.

Τα δύο βήματα αυτά εξετάζονται παρακάτω:

## 3.4.1 Παραγωγή Δειγμάτων Ημιτόνου

Το πρώτο βήμα το οποίο πρέπει να κάνουμε είναι να υπολογίσουμε τα στοιχεία τα οποία θα αποθηκεύσουμε στη μνήμη ROM. Αυτά δεν επιλέγονται τυχαία αλλά κατανέμονται σε ίσα διαστήματα στη μισή περίοδο του ημιτονοειδούς σήματος. Για να γίνει αυτό πρέπει να θυμηθούμε το πως υλοποιήσαμε την συχνότητα – περίοδο του ημιτονοειδούς σήματος. Αυτό το κάναμε με την χρησιμοποίηση ενός μετρητή ο οποίος έπρεπε να κάνει συνολικά 1.000.000 βήματα μέχρι να ολοκληρωθεί η περίοδος του ημιτόνου(κάνει ένα βήμα ανά περίοδο ρολογιού(20ns)). Συνεπώς για την μισή περίοδο θα πρέπει ο μετρητής να κάνει 500.000 βήματα. Τα 1.000 λοιπόν δείγματα ημιτόνου θα

πρέπει να τα κατανείμουμε στα 500.000 αυτά βήματα. Αυτό γίνεται προφανώς με την παρακάτω πράξη:

Βήματα / Δείγμα =  $\frac{500.000}{1.000}$  =500.

Συνεπώς ανά 500 βήματα του μετρητή που θα χρησιμοποιώ θα υπολογίζω μία τιμή ημιτόνου. Τα σημαντικότερα στοιχεία του κώδικα που χρησιμοποιείται για την παραγωγή των δειγμάτων αυτών παρατίθενται παρακάτω:

1) Ανά 500 βήματα του μετρητή που χρησιμοποιώ υπολογίζω μία τιμή ημιτόνου. Τις τιμές αυτές τις αποθηκεύω σε ένα πίνακα sine\_values ο οποίος αποτελείται από προσημασμένους αριθμούς σταθερής υποδιαστολής και δηλώνεται όπως παρακάτω:

```
TYPE vector_array is ARRAY (0 TO 999) of sfixed(1 downto -18); -- Πίνακας 1000 στοιχείων.
```

```
signal sine_values: vector_array;
```

Ο υπολογισμός των τιμών ανά 500 βήματα γίνεται με το παρακάτω τμήμα κώδικα:

if(counter > 499) then

```
counter:= 0; -- Μηδενισμός του μετρητή για μέτρηση των επομένων 500 βημάτων.
```

sine\_values(index)<= to\_sfixed(SIN(rad),1,-18); -- Αποθήκευση της τιμής σε πίνακα.

```
index:= index + 1; -- Επόμενη θέση του πίνακα.
```

end if;

2) Όταν το index γίνει ίσο με 1000, έχω αποθηκεύσει 1000 δείγματα και έχει τελειώσει η περίοδος του ημιτονοειδούς σήματος αφού αυξάνω το index κατά 1 κάθε 500 βήματα(500 \* 1000 =500.000). Αυτό υλοποιείται με το παρακάτω τμήμα κώδικα:

## if(index = 1000) then

stop<= '1'; -- Αν το index γίνει 1000 η διαδικασία έχει ολοκληρωθεί.

end if;

3) Τα δείγματα που προκύπτουν τα αποθηκεύω σε ένα αρχείο εξόδου απ' όπου μπορώ να τα πάρω και να τα εισάγω στον κώδικά που χρησιμοποιώ για προσομοίωση και σύνθεση. Το όνομα του αρχείου αυτού είναι sine\_1000. Η δήλωσή του γίνεται με το παρακάτω τμήμα κώδικα:

file outfile : text is out "sine\_1000.txt"; --declare output file

variable outline : line; --line number declaration

Η αποθήκευση στο αρχείο αυτό γίνεται με το παρακάτω τμήμα κώδικα:

temp:= to\_slv(to\_sfixed(SIN(rad),1,-18));

## write(outline,chr(0)&str(temp)&chr(0)&","); -- Φέρνω τα στοιχεία στην επιθυμητή μορφή.

## writeline(outfile,outline);

Ολόκληρος ο κώδικας που μας δίνει τα επιθυμητά δείγματα παρουσιάζεται παρακάτω. Να σημειωθεί πως ο κώδικας αυτός χρησιμοποιείται μόνο για την παραγωγή των επιθυμητών δειγμάτων και δεν είναι συνθέσιμος.

----- Δήλωση Απαραίτητων Βιβλιοθηκών και Πακέτων-----

use STD.TEXTIO.all; library IEEE; use IEEE.STD\_LOGIC\_1164.ALL; use IEEE.STD\_LOGIC\_ARITH.ALL; use IEEE.STD\_LOGIC\_UNSIGNED.ALL; use work.my\_data\_types.all; use ieee.math\_real.all; use ieee.fixed\_float\_types.all; use ieee.fixed\_pkg.all; library std; use std.standard.all; use work.txt\_util.all; entity Sinusoidal\_ROM\_1000 is GENERIC (fr: REAL:= 50.0; fc: REAL:= 5000.0); port(clk: in STD\_LOGIC); end Sinusoidal\_ROM\_1000;-\_\_\_\_\_ -----Δήλωση της Αρχιτεκτονικής που θα χρησιμοποιήσουμε ------Δήλωση της Αρχιτελογγιατο

```
Architecture behavioural of Sinusoidal_ROM_1000 is
signal samples,rad_offset: REAL;
signal rad: REAL:= 0.0;
signal stop: STD_LOGIC:= '0';
TYPE vector_array is ARRAY (0 TO 999) of sfixed(1 downto -18);
signal sine_values: vector_array;
begin
 PROCESS(clk)
  variable index: INTEGER RANGE 0 TO 1000:= 0;
  variable counter: INTEGER:= 499;
  variable temp: STD_LOGIC_VECTOR(19 downto 0);
  file
       outfile : text is out "sine_1000.txt"; --declare output file
  variable outline : line; --line number declaration
  begin
  if(stop = '0') then
   if(clk'event and clk = '1') then
    rad<= rad + rad_offset;</pre>
    counter:= counter + 1;
    if(counter > 499) then
     counter:= 0;
     sine_values(index)<= to_sfixed(SIN(rad),1,-18);</pre>
     temp:= to_slv(to_sfixed(SIN(rad),1,-18));
     write(outline,chr(0)&str(temp)&chr(0)&",");
     writeline(outfile,outline);
     index:= index + 1;
     if(index = 1000) then
      stop<= '1';
```

end if;

end if;

end if;

end if;

end PROCESS;

samples<= 2.0\*(fc/(2.0\*fr));

rad\_offset<= MATH\_PI/(500000.0);</pre>

end behavioural;

\_\_\_\_\_

Παρακάτω παρουσιάζουμε ενδεικτικά κάποια από τα αποτελέσματα των δειγμάτων που προέκυψαν. Η προσομοίωση έγινε με το εργαλείο προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter Edition.



Σχήμα 3.8: Τιμές Αρχικών Δειγμάτων

Όπως αναμέναμε οι τιμές των αρχικών δειγμάτων έχουν τιμές μεγαλύτερες του 0 αλλά και μικρότερες του 0.5.

500<sup>°</sup> Δείγμα = 1(Τιμή Ημιτόνου για π/2)



Σχήμα 3.9: Τιμή Ημιτόνου 500<sup>ου</sup> Δείγματος

Παρατηρούμε πως στο μεσαίο δείγμα(500) εμφανίζεται όπως αναμέναμε η τιμή 1 καθώς τότε υπολογίζεται το ημίτονο για τιμή ίση με π/2.



Αριθμός Δείγματος Τιμή Δείγματος

## Σχήμα 3.10: Τιμές Τελευταίων Δειγμάτων

Παρατηρούμε πως όπως αναμέναμε οι τιμές του ημιτονοειδούς σήματος τείνουν στο μηδέν όσο πλησιάζουμε προς τα μέσα της περιόδου του.

## 3.4.2 Παραγωγή Παλμών Διακοπτών

Στόχος του κώδικα που θα παρουσιάσουμε στο τμήμα αυτό είναι η παραγωγή των κατάλληλων παλμών για τους ημιαγώγιμους διακόπτες S1,S2,S3,S4. Αυτό γίνεται ακολουθώντας τα παρακάτω βήματα:

1) Αποθηκεύουμε τα δείγματα που προέκυψαν από την προηγούμενη διαδικασία σε ένα πίνακα, με όνομα sine\_values, που αποτελείται από 1000 προσημασμένους αριθμούς σταθερής υποδιαστολής. Αυτό γίνεται με την παρακάτω δήλωση:

## TYPE vector\_array is ARRAY (0 TO 999) of sfixed(1 downto -18);

## CONSTANT sine\_values: vector\_array;

 Όπως έχουμε αναλύσει και παραπάνω η υλοποίηση του τριγωνικού σήματος γίνεται με την χρήση ενός μετρητή(count\_Ac) όπως παρακάτω:

```
if(up_Ac = '1') then
count_Ac := count_Ac + 1;
if (count_Ac = 2500 ) then
up_Ac := '0';
end if;
else
count_Ac:= count_Ac - 1;
if (count_Ac = -2500) then
up_Ac:= '1';
end if;
end if;
```

3) Επειδή τα δείγματα που έχουμε αποθηκεύσει τα έχουμε υπολογίσει ανά 500 βήματα του μετρητή τότε κάθε 500 βήματα διαβάζουμε και από μία τιμή του πίνακα με τα δείγματα. Αφού τη διαβάσουμε δημιουργούμε τα αντίστοιχα σημεία των δύο ημιτονοειδών σημάτων αναφοράς, τα οποία συγκρίνονται με το τριγωνικό σήμα. Τα δύο αυτά σημεία αποθηκεύονται στις μεταβλητές CMPA και CMPB με τα ανάλογα πρόσημα που εξαρτώνται από το αν βρισκόμαστε στο 1° ή το 2° μισό της περιόδου των ημιτονοειδών σημάτων. Διακρίνουμε λοιπόν τις δύο αυτές περιπτώσεις και δίνουμε τιμές στα CMPA και CMPB όπως παρακάτω:

## 1° Μισό της Περιόδου του Ημιτόνου(0 - π):

Σε αυτή την περίπτωση ισχύει ότι το σήμα pos\_index = '1'. Αν λοιπόν ισχύει αυτό έχουμε τις παρακάτω αποδόσεις τιμών:

```
----- 1ο Μισό της Περιόδου του Ημιτόνου(0 - π) ------
if(pos_index = '1') then
CMPA:= "00"&Ar*sine_values(index); -- Στο πρώτο μισό της περιόδου έχουμε θετικές τιμές στο 1°
CMPB:= minus1*Ar*sine_values(index); -- ημίτονο(CMPA) και αρνητικές στο 2°(CMPB).
index:= index + 1;
if(index = 1000) then
pos_index:= '0';
index:= 0;
end if;
```

\_\_\_\_\_

### 2° Μισό της Περιόδου του Ημιτόνου(π – 2π):

Σε αυτή την περίπτωση ισχύει ότι το σήμα pos\_index = '0'. Αν λοιπόν ισχύει αυτό έχουμε τις παρακάτω αποδόσεις τιμών:

#### else

```
------ 2° Μισό της Περιόδου του Ημιτόνου(π – 2π) ------- 2° Μισό της Περιόδου του Ημιτόνου(π – 2π)
```

```
CMPA:= minus1*Ar*sine_values(index); -- Στο δευτερο μισό της περιόδου έχουμε αρνητικές τιμές
```

```
CMPB:= "00"&Ar*sine_values(index); -- στο 1° ημίτονο(CMPA) και θετικές στο 2°(CMPB).
```

index:= index + 1;

```
if(index = 1000) then
```

pos\_index:= '1';

index:= 0;

end if;

4) Αφού τα σήματα CMPA και CMPB λάβουν τις τιμές των αντίστοιχων ημιτόνων, συγκρίνονται με τον μετρητή που προσομοιώνει το τριγωνικό σήμα και ανάλογα με το αποτέλεσμα της σύγκρισης αποδίδουν τιμές στους τέσσερις ημιαγωγικούς διακόπτες S1,S2,S3,S4. Κατά τη σύγκριση διακρίνουμε δύο περιπτώσεις για το κάθε ζεύγος διακοπτών(S1,S2 και S3,S4). Ο κώδικας που αποδίδει τιμές στους διακόπτες ανάλογα με τα δύο πιθανά αποτελέσματα των συγκρίσεων αυτών παρουσιάζεται παρακάτω:

## Ημιαγωγικοί Διακόπτες S1-S2:

 $\geqslant$ 

. .

| if (count_Ac < CMPA ) then                                      |                                                          |  |
|-----------------------------------------------------------------|----------------------------------------------------------|--|
| set_S1:= '1';                                                   | Ο διακόπτης S1 πρέπει να τεθεί στο '1' και ο S2 στο '0'. |  |
| Delay_eval_S1:= '1';                                            | Αφορά στη δημιουργία "νεκρού" διαστήματος.               |  |
| else                                                            | count_Ac > CMPA.                                         |  |
| set_S1:= '0';                                                   | Ο διακόπτης S1 πρέπει να τεθεί στο 'Ο' και ο S2 στο '1'. |  |
| Delay_eval_S1:= '1'; Αφορά στη δημιουργία "νεκρού" διαστήματος  |                                                          |  |
| end if;                                                         |                                                          |  |
| Ημιαγωγικοί Διακόπτες S3-S4:                                    |                                                          |  |
| if(count_Ac < CMPB) then                                        |                                                          |  |
| set_S3:= '1';                                                   | Ο διακόπτης S3 πρέπει να τεθεί στο '1' και ο S4 στο '0'. |  |
| Delay_eval_S3:= '1'; Αφορά στη δημιουργία "νεκρού" διαστήματος. |                                                          |  |
| else                                                            | Εδώ ισχύει count_Ac > CMPB.                              |  |
| set_S3:= '0';                                                   | Ο διακόπτης S3 πρέπει να τεθεί στο 'Ο' και ο S4 στο '1'. |  |
| Delay_eval_S3:= '1'; Αφορά στη δημιουργία "νεκρού" διαστήματος. |                                                          |  |
| end if;                                                         |                                                          |  |

Έχοντας λοιπόν υπ' όψιν τα τέσσερα παραπάνω βήματα αλλά και όλα όσα έχουμε πει για τη δημιουργία των "νεκρών" χρονικών διαστημάτων, παρουσιάζεται στο παράρτημα ο συνολικός κώδικας ο οποίος υλοποιεί την τεχνική SPWM με τη χρήση μίας μνήμης ROM των 1000 στοιχείων.

Για την επαλήθευση της λειτουργίας του χρησιμοποιήσαμε το εργαλείο προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter Edition. Το αποτέλεσμα της προσομοίωσης της παραπάνω αρχιτεκτονικής παρουσιάζεται παρακάτω:

# 3.4.3 Αποτελέσματα προσομοίωσης σχεδίασης





Σχήμα 3.11: Παλμοί διακοπτών στην αρχή της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στην έναρξη της ημιτονοειδούς περιόδου καθώς η τιμή που παίρνουν τα CMPA και CMPB στο σημείο που έχουμε τονίσει είναι ±467.08 αντίστοιχα, το οποίο είναι αρκετά μικρότερο συγκρινόμενο με το πλάτος του ημιτόνου Ar = 1750.

Επίσης όπως αναμένουμε, στην αρχή της περιόδου του ημιτόνου και καθώς ο χρόνος περνά μέχρι τα μέσα της περιόδου ο θετικός(μηδενικός) παλμός του διακόπτη S1(S2) αυξάνει σε διάρκεια από τον αντίστοιχο θετικό(μηδενικό) παλμό του διακόπτη S3(S4). Αυτό γίνεται ευκολότερα κατανοητό και από την αντίστοιχη προσομοίωση μέσω του εργαλείου προσομοίωσης PSim για το διάστημα 0 – T/4 της περιόδου του ημιτονοειδούς σήματος:



Σχήμα 3.12: Παλμοί των διακοπτών στην αρχή ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης PSim

Παρατηρούμε αντίστοιχα την αύξηση του εύρους του παλμού του διακόπτη S1 και την μείωση του εύρους του παλμού του διακόπτη S3.

Τ/4 Ημιτονοειδούς Περιόδου:



# Τ/4 Ημιτονοειδούς Περιόδου

Σχήμα 3.13: Παλμοί διακοπτών για το T/4 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στο 1/4 της ημιτονοειδούς περιόδου καθώς η τιμή που παίρνουν τα CMPA και CMPB στο σημείο που έχουμε τονίσει είναι ±1749.86 το οποίο είναι σχεδόν ίσο με το πλάτος του ημιτόνου Ar = 1750. Σε αυτό μάλιστα το διάστημα αναμένουμε, όπως φαίνεται και παραπάνω, να έχουμε τον μεγαλύτερο σε διάρκεια θετικό παλμό για το διακόπτη S1 και το μικρότερο για το διακόπτη S3.

## Τ/2 Ημιτονοειδούς Περιόδου:



## Τ/2 Ημιτονοειδούς Περιόδου

Σχήμα 3.14: Παλμοί διακοπτών για το Τ/2 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στο 1/2 της ημιτονοειδούς περιόδου καθώς η τιμή που παίρνουν τα CMPA και CMPB στο σημείο που έχουμε τονίσει είναι 0 και οι τιμές του CMPA(CMPB) δεξιά του σημείου αυτού είναι θετικές(αρνητικές). Σε αυτό μάλιστα το διάστημα αναμένουμε, όπως φαίνεται και παραπάνω, η διάρκεια των θετικών παλμών των διακοπτών S1 και S3 να περίπου η ίδια.
#### 3T/4 Ημιτονοειδούς Περιόδου:



Σχήμα 3.15: Παλμοί διακοπτών για το 3T/4 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στα 3/4 της ημιτονοειδούς περιόδου καθώς στο σημείο που έχουμε τονίσει το CMPA = -1749.86 και το CMPB = 1749.86, τιμές οι οποίες είναι σχεδόν ίσες με το πλάτος του ημιτόνου Ar = 1750. Σε αυτό μάλιστα το διάστημα αναμένουμε, όπως φαίνεται και παραπάνω, να έχουμε τον μικρότερο σε διάρκεια θετικό παλμό για το διακόπτη S1 και το μεγαλύτερο για το διακόπτη S3.

# Τέλος Ημιτονοειδούς Περιόδου:



#### Τέλος Ημιτονοειδούς Περιόδου

Σχήμα 3.16: Παλμοί διακοπτών για το τέλος της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στο τέλος της ημιτονοειδούς περιόδου καθώς η τιμή που παίρνουν τα CMPA και CMPB στο σημείο που έχουμε τονίσει είναι 0 και επίσης οι τιμές του CMPA(CMPB) δεξιά του σημεία αυτού είναι αρνητικές(θετικές). Σε αυτό μάλιστα το διάστημα αναμένουμε, όπως φαίνεται και παραπάνω, η διάρκεια των θετικών παλμών των διακοπτών S1 και S3 να περίπου η ίδια.



#### "Νεκρό" Χρονικό Διάστημα:

Από το παραπάνω σχήμα παρατηρούμε πως από την αποκοπή του διακόπτη S3 έως την αγωγή του διακόπτη S4(συμπληρωματικός του S3) μεσολαβεί το παρακάτω χρονικό διάστημα:

 $t_{DEAD}$  = 201010000ps - 200010000ps = 1000000ps = 1µs.

Άρα όντως το παραπάνω διάστημα είναι ίσο με το επιθυμητό(1μs).

# 3.4.4 Αποτελέσματα πειραματικής διαδικασίας

Στο σημείο αυτό, αφού προσομοιώσαμε τον κώδικα που υλοποιεί την συγκεκριμένη SPWM τεχνική είμαστε σε θέση να "φορτώσουμε" τον κώδικα αυτό στο FPGA και να παρατηρήσουμε στον παλμογράφο αν όντως τα αποτελέσματα που είδαμε στην προσομοίωση, ισχύουν και στην πράξη. Για το σκοπό αυτό χρησιμοποιήσαμε το FPGA Spartan 6 XC6LX16-CS324 το οποίο μας δίνει την δυνατότητα να χρησιμοποιήσουμε και αριθμούς κινητής υποδιαστολής στη σχεδίασή μας. Για να υλοποιήσουμε τη σχεδίαση στο FPGA ακολουθήσαμε όλα τα βήματα που περιγράψαμε στο 1° κεφάλαιο και συνδέσαμε μέσω του αρχείου περιορισμού τα σήματα που υπολογίζουν τους παλμούς

των τεσσάρων διακοπτών(S1,S2,S3,S4) με τέσσερεις ακροδέκτες του FPGA. Αυτό το πραγματοποιήσαμε με την παρακάτω δήλωση στο αρχείο περιορισμού:

| NET "S1" | LOC = "T12"  IOSTANDARD = "LVCMOS33"; | Σύνδεση Σήματος S1   |
|----------|---------------------------------------|----------------------|
| NET "S2" | LOC = "V12"  IOSTANDARD = "LVCMOS33"; | · Σύνδεση Σήματος S2 |
| NET "S3" | LOC = "N10"  IOSTANDARD = "LVCMOS33"; | - Σύνδεση Σήματος S3 |
| NET "S4" | LOC = "P11"  IOSTANDARD = "LVCMOS33"; | - Σύνδεση Σήματος S4 |

Επίσης έχουμε αναφέρει και παραπάνω πως το ρολόι της σχεδίασής μας τίθεται ίσο με 20ns. Η περίοδος αυτή του ρολογιού, καθορίζεται από το αρχείο περιορισμού μέσω της αποδιδόμενης σε αυτό συχνότητας. Για να πετύχουμε λοιπόν περίοδο ίση με 20ns θα πρέπει η συχνότητα που θα θέσουμε να είναι ίση με:

$$f_{clk} = \frac{1}{20 ns} = 50.000 \text{ kHz}.$$

Αυτό πραγματοποιείται με την παρακάτω δήλωση:

# TIMESPEC TS\_sys\_clk\_pin = PERIOD "CLK" 50000 kHz HIGH 50%; -- Ρολόι Περιόδου 20 ns.

Μετά την παραγωγή του αρχείου προγραμματισμού της συσκευής "τρέξαμε" την εφαρμογή μας και προέκυψαν στον παλμογράφο τα αποτελέσματα, τα οποία αφορούν στους παλμούς οδήγησης των ημιαγωγικών διακοπτών. Αρχικά παραθέτουμε παρακάτω τα συστατικά στοιχεία της όλης εφαρμογής τα οποία είναι:

- 1) Ο υπολογιστής(laptop) μέσω του οποίου "φορτώνεται" η σχεδίασή μας στο FPGA.
- 2) Το FPGA το οποίο χρησιμοποιούμε(Spartan 6 XC6LX16-CS324).
- 3) Ο παλμογράφος στον οποίο αποτυπώνουμε τα αποτελέσματα.

Τα τρία αυτά στοιχεία παρουσιάζονται στο παρακάτω σχήμα:



Σχήμα 3.18: Υλοποίηση αρχιτεκτονικής στο FPGA Spartan 6 XC6LX16-CS324 και απεικόνιση στον παλμογράφο

Στη συνέχεια περάσαμε και τις δύο διαφορετικές υλοποιήσεις μας στο FPGA και παρατηρήσαμε τα αποτελέσματα και πάλι στον παλμογράφο. Τα αποτελέσματα της SPWM τεχνικής με χρήση μνήμης ROM παρουσιάζονται παρακάτω.

Σε κάθε ένα από τα στιγμιότυπα που παρουσιάζουμε τοποθετούμε τα δύο συμπληρωματικά κάθε φορά σήματα, δηλαδή τους παλμούς που προορίζονται για την οδήγηση ή των διακοπτών S1 και S2 ή των διακοπτών S3 και S4. Παρακάτω παραθέτουμε τα αποτελέσματα για τα ζεύγη S1,S2 και S3,S4.

Αρχικά παρουσιάζουμε την γενική εικόνα που παρατηρούμε στον παλμογράφο όταν έχουμε και όταν δεν έχουμε ενεργοποιημένο το reset και στη συνέχεια παραθέτουμε τα στιγμιότυπα από τους παλμούς που προκύπτουν για τα ζεύγη διακοπτών S1-S2 και S3-S4.

# • Λειτουργία Reset:

Το σήμα reset για να είναι εμφανής η λειτουργία του το έχουμε συνδέσει με τον 1° διακόπτη(sw<0>) του FPGA μέσω του αρχείου περιορισμού με την παρακάτω δήλωση: NET "reset" LOC = "T10" | IOSTANDARD = "LVCMOS33"; -- Δήλωση Σήματος reset

Αρχικά παραθέτουμε τη λειτουργία με το reset ενεργοποιημένο(reset = '0'). Αυτή παρουσιάζεται στο παρακάτω σχήμα:



Σχήμα 3.19: Απεικόνιση στον παλμογράφο των αποτελεσμάτων για τους παλμούς οδήγησης των διακοπτών για ενεργοποιημένο το reset

Παρατηρούμε από το παραπάνω σχήμα πως όπως αναμέναμε, όταν ενεργοποιούμε το σήμα reset τότε ο ένας παλμός τίθεται ίσος με το '0', στην προκείμενη περίπτωση ο S1, ενώ ο άλλος τίθεται ίσος με το '1'(S2).

Αν απενεργοποιήσουμε τώρα τη λειτουργία του σήματος reset(reset = '1') τότε προκύπτουν όπως αναμέναμε συμπληρωματικοί παλμοί μεταβαλλόμενου εύρους όπως φαίνεται και στο παρακάτω σχήμα:



reset off('1') Σχήμα 3.20: Απεικόνιση στον παλμογράφο των αποτελεσμάτων για τους παλμούς οδήγησης των διακοπτών για απενεργοποιημένο το reset

Αφού παρατηρήσαμε τη λειτουργία με ενεργοποιημένο και απενεργοποιημένο το reset, το απενεργοποιούμε και παρατηρούμε τα αποτελέσματα που προκύπτουν για τους παλμούς οδήγησης των ζευγών διακοπτών S1-S2 και S3-S4.

# Ζεύγος S1 – S2:

Η απεικόνιση των παλμών αυτών φαίνεται στο παρακάτω σχήμα:



Σχήμα 3.21: Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1,S2 της SPWM τεχνικής με χρήση ROM για εύρος παλμών περίπου 50%

Για μεγαλύτερη πληρότητα και κατανόηση των αποτελεσμάτων παραθέτουμε και το παρακάτω σχήμα στο οποίο παρατηρούμε πως το εύρος των παλμών για τον διακόπτη S1 είναι περίπου ίσο με 75% ενώ για τον διακόπτη S2 ίσο με 25%:



Σχήμα 3.22: Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1,S2 της SPWM τεχνικής με χρήση ROM για εύρος παλμών S1 περίπου 75% και S2 25%

Αυτό που αξίζει να παρατηρήσουμε και από τις δύο παραπάνω απεικονίσεις είναι η συμπληρωματικότητα των παλμών, η οποία είναι καθοριστική για τη σωστή λειτουργία της σχεδίασής μας.

# Ζεύγος S3 – S4:

Η απεικόνιση των παλμών αυτών φαίνεται στα παρακάτω σχήματα:



Σχήμα 3.23: Απεικόνιση στον παλμογράφου του συμπληρωματικού ζεύγους παλμών S3-S4 της SPWM τεχνικής με χρήση ROM

Για μεγαλύτερη πληρότητα και κατανόηση των αποτελεσμάτων παραθέτουμε και το παρακάτω σχήμα στο οποίο παρατηρούμε πως το εύρος των παλμών για τον διακόπτη S3 είναι περίπου ίσο με 25% ενώ για τον διακόπτη S2 ίσο με 75%:



Σχήμα 3.24: Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1,S2 της SPWM τεχνικής με χρήση ROM για εύρος παλμών S3 περίπου 25% και S2 75%

Και πάλι αυτό που παρατηρούμε και αξίζει να τονιστεί από τις παραπάνω απεικονίσεις είναι η συμπληρωματικότητα που παρουσιάζουν οι δύο παλμοί, πράγμα απαραίτητο για την αποφυγή βραχυκυκλωμάτων.

# 3.5 SPWM τεχνική με δυναμικό υπολογισμό δειγμάτων

Η δεύτερη αυτή τεχνική υλοποίησης της SPWM τεχνικής παρουσιάζει μία κύρια διαφορά από την προηγούμενη υλοποίηση. Οι τιμές των δειγμάτων του ημιτόνου υπολογίζονται με την χρήση ενός πυρήνα του FPGA για κάθε περίοδο του ρολογιού μέχρι να φτάσουμε στη μέση της περιόδου του ημιτονοειδούς σήματος. Επίσης αποθηκεύουμε κατά το διάστημα αυτό σε δύο πίνακες τις τιμές των ημιτόνων οι οποίες είναι ίσες(σχεδόν) με τον μετρητή που προσομοιώνει το τριγωνικό σήμα. Τις τιμές αυτές χρησιμοποιούμε στο υπόλοιπο της διαμόρφωσης. Συνεπώς, γίνεται κατανοητό πως στην υλοποίηση αυτή κατά το πρώτο μισό της περιόδου του ημιτονοειδούς σήματος, δεν συγκρίνουμε το τριγωνικό σήμα με τα ημιτονοειδή δείγματα ανά 500 περιόδους ρολογιού αλλά σε κάθε περίοδο. Αυτό από τη μία μας οδηγεί σαφώς σε πιο ακριβή αποτελέσματα αλλά από την άλλη αυξάνει την πολυπλοκότητα και τους πόρους που πρέπει να διατεθούν για την υλοποίηση της σχεδίασης αυτής. Παρακάτω παραθέτουμε τα κύρια συστατικά της υλοποίησής μας, τον VHDL κώδικα της σχεδίασης άπως και τα αποτελέσματα.

# 3.5.1 Σύστημα Xilinx Core Generator

Το σύστημα αυτό, το οποίο προσφέρεται από την Xilinx, επιταχύνει τον χρόνο σχεδίασης παρέχοντας πρόσβαση σε υψηλά παραμετρικοποιημένες πνευματικές ιδιοκτησίες για τα FPGA της Xilinx και περιλαμβάνεται στο εργαλείο ISE Design Suite. Προσφέρει μία πληθώρα από προσαρμόσιμες από το χρήστη συναρτήσεις όπως για παράδειγμα διάφορες μαθηματικές συναρτήσεις. Με τη χρήση αυτού του συστήματος επιτυγχάνουμε τον υπολογισμό των τιμών του ημιτόνου που επιθυμούμε. Συγκεκριμένα χρησιμοποιούμε τον πυρήνα CORDIC του οποίου η λειτουργία περιγράφεται περιληπτικά παρακάτω:

# LogiCORE IP CORDIC v4.0

Ο πυρήνας CORDIC υλοποιεί ουσιαστικά έναν αλγόριθμο που επιτρέπει τον υπολογισμό τριγωνομετρικών συναρτήσεων με την χρήση απλών ολισθήσεων και προσθέσεων. Αυτό αποτελεί ένα μεγάλο πλεονέκτημα για υλοποιήσεις στο υλικό καθώς οι πολλαπλασιαστές απαιτούν χρήση πολλών πόρων. Η λειτουργική αυτή μονάδα υπολογίζει τιμές ημιτόνων και συνημίτονων σε μορφή σταθερής υποδιαστολής αφού της δώσουμε ως είσοδο μία γωνία σε rad. Ο λόγος που χρειάζεται να χρησιμοποιήσουμε τον πυρήνα αυτό για την παραγωγή του ημιτόνου είναι ότι στην γλώσσα περιγραφής υλικού VHDL η συνάρτηση που δίνει το ημίτονο δεν είναι συνθέσιμη και κατά συνέπεια μπορεί να χρησιμοποιηθεί μόνο για λόγους προσομοίωσης και όχι σε πραγματική υλοποίηση σε FPGA.

# 3.5.2 Ανάλυση VHDL κώδικα σχεδίασης

Κάποια τμήματα του κώδικα αυτού είναι όμοια με αντίστοιχα της υλοποίησης με την χρήση ROM και δεν θα περιγραφούν ξανά καθώς αυτό έχει γίνει παραπάνω. Στόχος του κώδικα που θα παρουσιάσουμε στο τμήμα αυτό είναι η παραγωγή των κατάλληλων παλμών για τους ημιαγώγιμους διακόπτες \$1,\$2,\$3,\$4. Αυτό γίνεται ακολουθώντας τα παρακάτω βήματα:

1) Το πρώτο βήμα που κάνουμε είναι να κατασκευάσουμε τον πυρήνα CORDIC για την παραγωγή των επιθυμητών τιμών των ημιτόνων. Αυτό γίνεται με την χρήση του εργαλείου ISE Design Suite και μετά από κάποια συγκεκριμένη διαδικασία προκύπτει το παρακάτω λειτουργικό μοντέλο σε VHDL:

LIBRARY ieee;

USE ieee.std\_logic\_1164.ALL;

-- synthesis translate\_off

LIBRARY XilinxCoreLib;

-- synthesis translate\_on

**ENTITY sin\_function IS** 

PORT (

phase\_in : IN STD\_LOGIC\_VECTOR(30 DOWNTO 0);

y\_out : OUT STD\_LOGIC\_VECTOR(15 DOWNTO 0);

clk : IN STD\_LOGIC

);

END sin\_function\_float;

ARCHITECTURE sin\_function\_a OF sin\_function IS

-- synthesis translate\_off

COMPONENT wrapped\_sin\_function

PORT (

phase\_in : IN STD\_LOGIC\_VECTOR(30 DOWNTO 0);

y\_out : OUT STD\_LOGIC\_VECTOR(15 DOWNTO 0);

clk : IN STD\_LOGIC

);

END COMPONENT;

-- Configuration specification

FOR ALL : wrapped\_sin\_function USE ENTITY XilinxCoreLib.cordic\_v4\_0(behavioral)

**GENERIC MAP (** 

c\_architecture => 2,

c\_coarse\_rotate => 1,

c\_cordic\_function => 2,

c\_data\_format => 0,

c\_family => "virtex7",

c\_has\_ce => 0,

c\_has\_clk => 1,

- c\_has\_nd => 0,
- c\_has\_phase\_in => 1,
- c\_has\_phase\_out => 0,
- c\_has\_rdy => 0,
- c\_has\_rfd => 0,
- c\_has\_sclr => 0,
- c\_has\_x\_in => 0,
- c\_has\_x\_out => 0,
- c\_has\_y\_in => 0,
- c\_has\_y\_out => 1,
- c\_input\_width => 31,
- c\_iterations => 0,
- c\_output\_width => 16,
- c\_phase\_format => 0,
- c\_pipeline\_mode => -2,
- c\_precision => 0,
- c\_reg\_inputs => 1,
- c\_reg\_outputs => 1,
- c\_round\_mode => 0,
- c\_scale\_comp => 0,
- c\_xdevicefamily => "virtex7"
- );

-- synthesis translate\_on

BEGIN

-- synthesis translate\_off

U0:wrapped\_sin\_function

```
PORT MAP (

phase_in => phase_in,

y_out => y_out,

clk => clk

);

-- synthesis translate_on
```

#### END sin\_function\_float;

Το μόνο λοιπόν που έχουμε να κάνουμε για να το χρησιμοποιήσουμε στον κώδικά μας είναι να δηλώσουμε το στοιχείο αυτό στην αρχιτεκτονική που χρησιμοποιούμε και να του δώσουμε κατάλληλα σήματα εξόδου και εισόδου.

2) Διακρίνουμε στο πρόγραμμά μας δύο βασικές περιόδους λειτουργίας οι οποίες διακρίνονται μεταξύ τους με βάση την τιμή του σήματος SAMPLES\_READY και παρουσιάζονται παρακάτω:

# 1<sup>n</sup> Περίοδος Λειτουργίας(SAMPLES\_READY = '0'):

Η περίοδος αυτή εκτείνεται από την χρονική στιγμή που ξεκινά να "τρέχει" το πρόγραμμά μας μέχρι να ολοκληρωθεί η πρώτη μισή περίοδος των ημιτονοειδών σημάτων. Κατά τη φάση αυτή, σε κάθε περίοδο ρολογιού υπολογίζεται και από μία τιμή ημιτόνου η οποία πολλαπλασιαζόμενη με το πλάτος των ημιτονοειδών σημάτων(Ar) και με το κατάλληλο πρόσημο καταχωρείται στις μεταβλητές reg\_CMPB και reg\_CMPB οι οποίες με την σειρά τους συγκρίνονται με τον μετρητή που προσομοιώνει το τριγωνικό σήμα. Η απόδοση των τιμών υλοποιείται με το παρακάτω τμήμα κώδικα:

```
reg_CMPA<= Ar*to_sfixed(sin_val,1,-14);</pre>
```

#### reg\_CMPB<= minus1\*Ar\*to\_sfixed(sin\_val,1,-14);</pre>

Μόλις παρατηρούμε από την σύγκριση των ημιτονοειδών δειγμάτων με τον μετρητή του τριγωνικού σήματος πως η ανισότητα μεταξύ τους αλλάζει κατεύθυνση καταλαβαίνουμε πως βρισκόμαστε σε σημείο επαφής και κατά συνέπεια δίνουμε τις τιμές 'O' ή '1' στα σήματα sample\_A και sample\_B τα οποία οδηγούν στην αποθήκευση των σημείων αυτών στους δύο πίνακες sine\_values\_A και sine\_values\_B. Γίνεται λοιπόν κατανοητό πως κατά την περίοδο αυτή αποθηκεύουμε ουσιαστικά τα σημεία επαφής των δύο ημιτονοειδών σημάτων με το τριγωνικό σήμα σε δύο πίνακες για να τα χρησιμοποιήσουμε κατά το υπόλοιπο διάστημα της εφαρμογής. Για καλύτερη κατανόηση παρουσιάζουμε ενδεικτικά το παρακάτω τμήμα κώδικα που αφορά σε μέρος μόνο της προαναφερθείσας υλοποίησης:

#### if(count\_Ac >= reg\_CMPA) then

sample\_A<= '1'; -- To sample\_A είναι '0' για όσο ισχύει count\_Ac < reg\_CMPA.

```
set_S1:= '0';
else
set_S1:= '1'; -- Για όσο δεν αλλάζει φορά η ανισότητα.
end if;
if(count_Ac >= reg_CMPB) then -- Το sample_B είναι '0' για όσο ισχύει count_Ac < reg_CMPB.
sample_B<= '1';
set_S3:= '0';
else
set_S3:= '1'; -- Για όσο δεν αλλάζει φορά η ανισότητα.
end if;
```

#### 2<sup>n</sup> Περίοδος Λειτουργίας(SAMPLES\_READY = '1'):

Η περίοδος αυτή ξεκινά μόλις ολοκληρωθεί το μισό της 1<sup>ης</sup> περιόδου των ημιτονοειδών σημάτων και εκτείνεται μέχρι την ολοκλήρωση της εφαρμογής. Στη περίοδο αυτή η λογική υλοποίησης είναι απλούστερη. Κάθε φορά που ο μετρητής που προσομοιώνει το τριγωνικό σήμα φτάνει στη μέγιστη ή στη ελάχιστη τιμή του ενεργοποιείται το σήμα Triangular το οποίο με τη σειρά του επιτρέπει στις μεταβλητές CMPA και CMPB να διαβάσουν από τους ανάλογους πίνακες το επόμενο προς σύγκριση στοιχείο. Να τονίσουμε πως όπως είδαμε και προηγουμένως στους πίνακες έχουμε αποθηκευμένες τις τιμές των ημιτόνων πολλαπλασιασμένες με το πλάτος των ημιτονοειδών σημάτων και με το κατάλληλο πρόσημο. Συγκεκριμένα ο πίνακας sine\_values\_Α περιέχει θετικές ενώ ο sine\_values\_B αρνητικές τιμές. Για την απόδοση των τιμών αυτών ελέγχουμε την τιμή του σήματος pos\_index, το οποίο μας πληροφορεί για το αν βρισκόμαστε στο 1° ή στο 2° μισό της περιόδου των ημιτονοειδών σημάτων, και ανάλογα με αυτή δίνουμε στα CMPA και CMPB τιμές από τους πίνακες sine\_values\_A ή sine\_values\_B. Η υλοποίηση αυτή παρουσιάζεται στο παρακάτω τμήμα κώδικα:

#### if(SAMPLES\_READY = '1') then

------ 0 – T/2 της Περιόδου του Ημιτόνου ----if(pos\_index = '1') then CMPA<= sine\_values\_A(index); -- Λαμβάνει στο διάστημα αυτό θετικές τιμές. CMPB<= sine\_values\_B(index); -- Λαμβάνει στο διάστημα αυτό αρνητικές τιμές. index:= index + 1;

end if;

end if;

3) Τέλος υλοποιούμε, όπως και στην παραπάνω σχεδίαση, τα "νεκρά" χρονικά διαστήματα τα οποία είναι απαραίτητα για την αποφυγή βραχυκυκλωμάτων. Αυτό γίνεται και πάλι με την χρήση των σημάτων set\_S1,set\_S3,Delay\_eval\_S1,Delay\_eval\_S3. Δεν θα αναλύσουμε καθόλου την υλοποίηση της λειτουργίας αυτής καθώς έχει γίνε αναλυτικά παραπάνω.

Με βάση λοιπόν τα παραπάνω παρουσιάζεται στο παράρτημα το σύνολο του κώδικα που χρησιμοποιούμε για την υλοποίηση αυτή.

# 3.5.3 Αποτελέσματα προσομοίωσης σχεδίασης

Στην ενότητα αυτή παρουσιάζουμε ενδεικτικά κάποια στιγμιότυπα από την προσομοίωση της παραπάνω αρχιτεκτονικής, ώστε να επαληθεύσουμε τα θεωρητικώς αναμενόμενα αποτελέσματα. Η προσομοίωση έγινε με το εργαλείο προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter

Edition. Τα αποτελέσματα της προσομοίωσης της παραπάνω αρχιτεκτονικής παρουσιάζονται παρακάτω:



# 1<sup>η</sup> Περίοδος Λειτουργίας:

Σχήμα 3.25: 1<sup>η</sup> Περίοδος Λειτουργίας

Παρατηρούμε πως όπως αναμέναμε σε αυτή την περίοδο λειτουργίας το σήμα SAMPLES\_READY = '0' ενώ τα reg\_CMPA και reg\_CMPB λαμβάνουν διαδοχικές τιμές για να συγκριθούν με το μετρητή.

2<sup>η</sup> Περίοδος Λειτουργίας:



Σχήμα 3.26: 2<sup>η</sup> Περίοδος λειτουργίας

Παρατηρούμε πως όπως αναμέναμε, σε αυτή την περίοδο λειτουργίας το σήμα SAMPLES\_READY γίνεται '1'. Επίσης τα σήματα reg\_CMPA και reg\_CMPB σταματούν να λαμβάνουν τιμές ενώ αντίθετα ξεκινούν να αποκτούν τιμές τα CMPA και CMPB.



# Αρχή Ημιτονοειδούς Περιόδου:

Σχήμα 3.27: Παλμοί διακοπτών στην αρχή της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στην έναρξη της ημιτονοειδούς περιόδου καθώς η τιμή που παίρνουν τα CMPA και CMPB στο σημείο που έχουμε τονίσει είναι 0. Επίσης όπως αναμένουμε, στην αρχή της περιόδου του ημιτόνου και καθώς ο χρόνος περνά μέχρι τα μέσα της περιόδου ο θετικός(μηδενικός) παλμός του διακόπτη S1(S2) αυξάνουν σε διάρκεια από τον αντίστοιχο θετικό(μηδενικό) παλμό του διακόπτη S3(S4).

#### Τ/4 Ημιτονοειδούς Περιόδου:



Σχήμα 3.28: Παλμοί διακοπτών για το T/4 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στο 1/4 της ημιτονοειδούς περιόδου καθώς η τιμή που παίρνουν τα CMPA και CMPB στο σημείο που έχουμε τονίσει είναι ±1749.89 το οποίο είναι σχεδόν ίσο με το πλάτος του ημιτόνου Ar = 1750. Σε αυτό μάλιστα το διάστημα αναμένουμε, όπως φαίνεται και παραπάνω, να έχουμε τον μεγαλύτερο σε διάρκεια θετικό παλμό για το διακόπτη S1 και το μικρότερο για το διακόπτη S3.

Τ/2 Ημιτονοειδούς Περιόδου:

Τ/2 Ημιτονοειδούς Περιόδου



Σχήμα 3.29: Παλμοί διακοπτών για το Τ/2 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στο 1/2 της ημιτονοειδούς περιόδου καθώς η τιμή που παίρνουν τα CMPA και CMPB στο σημείο που έχουμε τονίσει είναι 0 και οι τιμές του CMPA(CMPB) δεξιά του σημείου αυτού είναι θετικές(αρνητικές). Σε αυτό μάλιστα το διάστημα αναμένουμε, όπως φαίνεται και παραπάνω, η διάρκεια των θετικών παλμών των διακοπτών S1 και S3 να περίπου η ίδια.



#### 3T/4 Ημιτονοειδούς Περιόδου: 2T/4 Ημιτονοειδούς Περιόδου:

Σχήμα 3.30: Παλμοί διακοπτών για το 3T/4 της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στα 3/4 της ημιτονοειδούς περιόδου καθώς στο σημείο που έχουμε τονίσει το CMPA = -1749.89 και το CMPB = 1749.89, τιμές σχεδόν ίσες με το πλάτος του ημιτόνου Ar = 1750. Σε αυτό το διάστημα αναμένουμε, να έχουμε τον μικρότερο σε διάρκεια θετικό παλμό για το διακόπτη S1 και το μεγαλύτερο για το διακόπτη S3.



Τέλος Ημιτονοειδούς Περιόδου



Σχήμα 3.31: Παλμοί διακοπτών για το τέλος της ημιτονοειδούς περιόδου με το εργαλείο προσομοίωσης Modelsim

Από το παραπάνω σχήμα διαπιστώνουμε πως βρισκόμαστε στο τέλος της ημιτονοειδούς περιόδου καθώς η τιμή που παίρνουν τα CMPA και CMPB στο σημείο που έχουμε τονίσει είναι 0 και επίσης οι τιμές του CMPA(CMPB) δεξιά του σημεία αυτού είναι αρνητικές(θετικές). Σε αυτό μάλιστα το διάστημα αναμένουμε, όπως φαίνεται και παραπάνω, η διάρκεια των θετικών παλμών των διακοπτών S1 και S3 να περίπου η ίδια.



# "Νεκρό" Χρονικό Διάστημα:

"Νεκρό" Χρονικό Διάστημα

Σχήμα 3.32: "Νεκρό" Χρονικό Διάστημα

Από το παραπάνω σχήμα παρατηρούμε πως από την αποκοπή του διακόπτη S1 έως την αγωγή του διακόπτη S2(συμπληρωματικός του S1) μεσολαβεί το παρακάτω χρονικό διάστημα το οποίο τονίζεται και από το ίδιο το εργαλείο προσομοίωσης:

t<sub>DEAD</sub> = 1000000ps = 1μs.

Άρα όντως το παραπάνω διάστημα είναι ίσο με το επιθυμητό(1μs).

# 3.5.4 Αποτελέσματα πειραματικής διαδικασίας

Στο σημείο αυτό, αφού προσομοιώσαμε τον κώδικα που υλοποιεί την συγκεκριμένη SPWM τεχνική είμαστε σε θέση να "φορτώσουμε" τον κώδικα αυτό στο FPGA και να παρατηρήσουμε στον παλμογράφο αν όντως τα αποτελέσματα που είδαμε στην προσομοίωση, ισχύουν και στην πράξη. Για το σκοπό αυτό χρησιμοποιήσαμε το FPGA Spartan 6 XC6LX16-CS324 το οποίο μας δίνει την δυνατότητα να χρησιμοποιήσουμε και αριθμούς κινητής υποδιαστολής στη σχεδίασή μας. Για να υλοποιήσουμε τη σχεδίαση στο FPGA ακολουθήσαμε όλα τα βήματα που περιγράψαμε στο 1° κεφάλαιο και συνδέσαμε μέσω του αρχείου περιορισμού τα σήματα που υπολογίζουν τους παλμούς

των τεσσάρων διακοπτών(S1,S2,S3,S4) με τέσσερεις ακροδέκτες του FPGA. Αυτό το πραγματοποιήσαμε με την παρακάτω δήλωση στο αρχείο περιορισμού:

| NET "S1" | LOC = "T12"  IOSTANDARD = "LVCMOS33"; Σύνδεση σήματος S1 |
|----------|----------------------------------------------------------|
| NET "S2" | LOC = "V12"  IOSTANDARD = "LVCMOS33"; Σύνδεση σήματος S2 |
| NET "S3" | LOC = "N10"  IOSTANDARD = "LVCMOS33"; Σύνδεση σήματος S3 |
| NET "S4" | LOC = "P11"  IOSTANDARD = "LVCMOS33"; Σύνδεση σήματος S4 |

Επίσης έχουμε αναφέρει και παραπάνω πως το ρολόι της σχεδίασής μας τίθεται ίσο με 20ns. Η περίοδος αυτή του ρολογιού, καθορίζεται από το αρχείο περιορισμού μέσω της αποδιδόμενης σε αυτό συχνότητας. Για να πετύχουμε λοιπόν περίοδο ίση με 20ns θα πρέπει η συχνότητα που θα θέσουμε να είναι ίση με:

 $f_{clk} = \frac{1}{20 ns} = 50.000 \text{ kHz}.$ 

Αυτό πραγματοποιείται με την παρακάτω δήλωση:

# TIMESPEC TS\_sys\_clk\_pin = PERIOD "CLK" 50000 kHz HIGH 50%; -- Ρολόι Περιόδου 20 ns.

Μετά την παραγωγή του αρχείου προγραμματισμού της συσκευής "τρέξαμε" την εφαρμογή μας και προέκυψαν στον παλμογράφο τα αποτελέσματα, τα οποία αφορούν στους παλμούς οδήγησης των ημιαγωγικών διακοπτών.

Όπως και στην τεχνική με τη χρήση της μνήμης ROM έτσι και εδώ παρουσιάζουμε δύο στιγμιότυπα τα οποία αναφέρονται στους παλμούς οδήγησης των ζευγών διακοπτών S1-S2 και S3-S4. Τα αποτελέσματα των παλμών αυτών τα οποία παρατηρήθηκαν στον παλμογράφο παρουσιάζονται παρακάτω:

Ζεύγος S1-S2:

Τα αποτελέσματα που προέκυψαν για το ζεύγος αυτό και τα οποία παρατηρήθηκαν με τη βοήθεια του παλμογράφου παρουσιάζονται στο παρακάτω σχήμα:



Σχήμα 3.33: Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1-S2 της SPWM τεχνικής με δυναμικό υπολογισμό δειγμάτων

Είναι φανερό με βάση το παραπάνω σχήμα πως και με την χρησιμοποίηση του CORDIC για την υλοποίηση του ημιτονοειδούς σήματος οι παλμοί των διακοπτών του ίδιου σκέλους του αναστροφέα προκύπτουν συμπληρωματικοί.

# Ζεύγος S3-S4:

Τέλος, για να ολοκληρώσουμε την παρουσίαση των αποτελεσμάτων, παραθέτουμε παρακάτω και τα αποτελέσματα που παρατηρήσαμε στον παλμογράφο από τις εξόδους του FPGA στις οποίες είχαμε συνδέσει τους παλμούς για την οδήγηση των διακοπτών S3 και S4.



# Σχήμα 3.34: Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S3-S4 της SPWM τεχνικής με δυναμικό υπολογισμό δειγμάτων

Όπως σε όλες τις παραπάνω απεικονίσεις έτσι και εδώ παρατηρούμε τη συμπληρωματικότητα που παρουσιάζουν οι παλμοί οδήγησης των δύο αυτών διακοπτών το οποίο είναι και το αναμενόμενο.

# 3.6 Σύγκριση των δύο SWPM τεχνικών

Στο σημείο αυτό, αφού επαληθεύσαμε με τις παραπάνω προσομοιώσεις πως οι δύο SPWM τεχνικές μας δίνουν τα αναμενόμενα αποτελέσματα, θα τις συγκρίνουμε με βάση τους πόρους τους οποίους χρειάζονται για να υλοποιηθούν. Η πληροφορία αυτή παρέχεται μέσω του εργαλείου ISE Design Suite της Xilinx. Παρακάτω λοιπόν παρατίθενται δύο πίνακες που παρουσιάζουν τους χρησιμοποιούμενους από τις δύο σχεδιάσεις πόρους:

| Device Utilization Summary |       |           |             |  |  |
|----------------------------|-------|-----------|-------------|--|--|
| Slice Logic Utilization    | Used  | Available | Utilization |  |  |
| Number of Slice Registers  | 98    | 54,576    | 1%          |  |  |
| Number of Slice LUTs       | 1,997 | 27,288    | 7%          |  |  |
| Number used as logic       | 1,971 | 27,288    | 7%          |  |  |
| Number used as Memory      | 0     | 6,408     | 0%          |  |  |

# 1) SPWM Τεχνική με χρήση Μνήμης ROM:

| Number of occupied Slices             | 641   | 6,822  | 9% |
|---------------------------------------|-------|--------|----|
| Number of MUXCYs used                 | 1,264 | 13,644 | 9% |
| Number of LUT Flip Flop pairs used    | 1,999 |        |    |
| Number of bonded IOBs                 | 6     | 218    | 2% |
| Number of RAMB16BWERs                 | 0     | 116    | 0% |
| Number of RAMB8BWERs                  | 0     | 232    | 0% |
| Number of BUFIO2/BUFIO2_2CLKs         | 0     | 32     | 0% |
| Number of BUFIO2FB/BUFIO2FB_2CLKs     | 0     | 32     | 0% |
| Number of BUFG/BUFGMUXs               | 1     | 16     | 6% |
| Number of DCM/DCM_CLKGENs             | 0     | 8      | 0% |
| Number of ILOGIC2/ISERDES2s           | 0     | 376    | 0% |
| Number of IODELAY2/IODRP2/IODRP2_MCBs | 0     | 376    | 0% |
| Number of OLOGIC2/OSERDES2s           | 0     | 376    | 0% |
| Number of BSCANs                      | 0     | 4      | 0% |
| Number of BUFHs                       | 0     | 256    | 0% |
| Number of BUFPLLs                     | 0     | 8      | 0% |
| Number of BUFPLL_MCBs                 | 0     | 4      | 0% |
| Number of DSP48A1s                    | 3     | 58     | 5% |
| Number of ICAPs                       | 0     | 1      | 0% |
| Number of MCBs                        | 0     | 2      | 0% |
| Number of PCILOGICSEs                 | 0     | 2      | 0% |
| Number of PLL_ADVs                    | 0     | 4      | 0% |
| Number of PMVs                        | 0     | 1      | 0% |
| Number of STARTUPs                    | 0     | 1      | 0% |
| Number of SUSPEND_SYNCs               | 0     | 1      | 0% |
| Average Fanout of Non-Clock Nets      | 3 88  |        |    |

rage Fanout of Non-Clock Nets 3.88 Πίνακας 3.1: Χρησιμοποιούμενοι πόροι της συσκευής για την υλοποίηση της SPWM τεχνικής με χρήση

#### μνήμης ROM

# 2) SPWM Τεχνική με Δυναμικό Υπολογισμό Δειγμάτων:

| Device Utilization Summary            |       |           |             |  |  |  |
|---------------------------------------|-------|-----------|-------------|--|--|--|
| Slice Logic Utilization               | Used  | Available | Utilization |  |  |  |
| Number of Slice Registers             | 1,163 | 54,576    | 2%          |  |  |  |
| Number of Slice LUTs                  | 3,262 | 27,288    | 11%         |  |  |  |
| Number used as logic                  | 3,218 | 27,288    | 11%         |  |  |  |
| Number used as Memory                 | 5     | 6,408     | 1%          |  |  |  |
| Number of occupied Slices             | 955   | 6,822     | 13%         |  |  |  |
| Number of MUXCYs used                 | 2,296 | 13,644    | 16%         |  |  |  |
| Number of LUT Flip Flop pairs used    | 3,311 |           |             |  |  |  |
| Number of bonded IOBs                 | 6     | 218       | 2%          |  |  |  |
| Number of RAMB16BWERs                 | 0     | 116       | 0%          |  |  |  |
| Number of RAMB8BWERs                  | 0     | 232       | 0%          |  |  |  |
| Number of BUFIO2/BUFIO2_2CLKs         | 0     | 32        | 0%          |  |  |  |
| Number of BUFIO2FB/BUFIO2FB_2CLKs     | 0     | 32        | 0%          |  |  |  |
| Number of BUFG/BUFGMUXs               | 1     | 16        | 6%          |  |  |  |
| Number of DCM/DCM_CLKGENs             | 0     | 8         | 0%          |  |  |  |
| Number of ILOGIC2/ISERDES2s           | 0     | 376       | 0%          |  |  |  |
| Number of IODELAY2/IODRP2/IODRP2_MCBs | 0     | 376       | 0%          |  |  |  |
| Number of OLOGIC2/OSERDES2s           | 0     | 376       | 0%          |  |  |  |
| Number of BSCANs                      | 0     | 4         | 0%          |  |  |  |
| Number of BUFHs                       | 0     | 256       | 0%          |  |  |  |
| Number of BUFPLLs                     | 0     | 8         | 0%          |  |  |  |
| Number of BUFPLL_MCBs                 | 0     | 4         | 0%          |  |  |  |
| Number of DSP48A1s                    | 3     | 58        | 5%          |  |  |  |

| Number of ICAPs                  | 0    | 1 | 0% |
|----------------------------------|------|---|----|
| Number of MCBs                   | 0    | 2 | 0% |
| Number of PCILOGICSEs            | 0    | 2 | 0% |
| Number of PLL_ADVs               | 0    | 4 | 0% |
| Number of PMVs                   | 0    | 1 | 0% |
| Number of STARTUPs               | 0    | 1 | 0% |
| Number of SUSPEND_SYNCs          | 0    | 1 | 0% |
| Average Fanout of Non-Clock Nets | 3.29 |   |    |

Πίνακας 3.2: Χρησιμοποιούμενοι πόροι της συσκευής για την υλοποίηση της SPWM τεχνικής με δυναμικό υπολογισμό δειγμάτων

Από τους παραπάνω πίνακες, γίνεται εύκολα αντιληπτό πως όπως αναμέναμε η δεύτερη υλοποίηση της SPWM τεχνικής η οποία αφορά στο δυναμικό υπολογισμό δειγμάτων απαιτεί τη χρησιμοποίηση μεγαλύτερου αριθμού πόρων του FPGA από αυτή που χρησιμοποιεί τη μνήμη ROM. Αυτό είναι αναμενόμενο καθώς στο πρόγραμμα με το δυναμικό υπολογισμό των δειγμάτων υπολογίζουμε με τη χρήση του αλγορίθμου CORDIC τις νέες τιμές που χρειάζονται ενώ σε αυτό με τη χρήση της ROM χρησιμοποιούμε ήδη υπολογισμένες τιμές. Βεβαίως παρότι χρειαζόμαστε περισσότερους πόρους, λαμβάνουμε πιο ακριβή αποτελέσματα. Καλούμαστε λοιπόν να επιλέξουμε μία εκ' των δύο τεχνικών ανάλογα με το αν θα θέσουμε ως πρώτη προτεραιότητα την ακρίβεια των αποτελεσμάτων ή τους χρησιμοποιούμενους πόρους.

# ΚΕΦΑΛΑΙΟ 4<sup>°</sup>

# ΥΛΟΠΟΙΗΣΗ ΚΑΙ ΑΠΟΤΕΛΕΣΜΑΤΑ ΤΗΣ ΠΑΡΑΜΕΤΡΙΚΗΣ, ΠΟΛΥΦΑΣΙΚΗΣ ΚΑΙ ΠΟΛΥΕΠΙΠΕΔΗΣ SVPWM ΤΕΧΝΙΚΗΣ

# 4.1 Εισαγωγή

Τα τελευταία χρόνια, το ενδιαφέρον για την τεχνολογία των πολυφασικών μετατροπέων έχει αυξηθεί λόγω των πλεονεκτημάτων που προσφέρει η χρήση περισσοτέρων των τριών φάσεων σε εφαρμογές κίνησης. Εκτός αυτού, η τεχνολογία πολυεπίπεδων μετατροπέων επιτρέπει την επίτευξη υψηλών τιμών ισχύος με την χρησιμοποίηση συσκευών περιορισμένης τάσης. Η πολυφασική, πολυεπίπεδη τεχνολογία συνδυάζει τα πλεονεκτήματα και των δύο τεχνολογιών.

Οι περισσότεροι από τους ηλεκτρικούς κινητήρες μεταβλητής ταχύτητας χρησιμοποιούν τριφασικές μηχανές. Παρ' όλα αυτά, δεδομένου ότι οι μεταβλητής ταχύτητας εναλλασσόμενοι κινητήρες περιλαμβάνουν έναν ηλεκτρονικό μετατροπέα ισχύος, ο αριθμός των φάσεων της μηχανής μπορεί να είναι μεγαλύτερος των τριών. Τα κύρια πλεονεκτήματα της χρήσης μία πολυφασικής μηχανής έναντι μίας τριφασικής είναι:

- Αυξημένη αξιοπιστία και αντοχή σε σφάλματα.
- Μεγαλύτερη αποδοτικότητα.
- Υψηλότερη πυκνότητα και μειωμένες ταλαντώσεις ροπής.
- Χαμηλότερες ανά φάση απαιτήσεις χειρισμού ισχύος.
- Βελτιωμένη προσαρμοστικότητα.
- Βελτιωμένα χαρακτηριστικά θορύβου.

Ορισμένες πρόσφατες εφαρμογές πολυφασικών συστημάτων περιλαμβάνουν χαμηλής ταχύτητας μηχανές, υψηλής ροπής και χωρίς ψήκτρες οι οποίες εφαρμόζονται σε ηλεκτρικά οχήματα πρόωσης, κινητήρες μονίμων μαγνητών για πρόωση πλοίων, κινητήρες μονίμων μαγνητών με χαμηλή ταλάντωση ροπής και στην σειριακή ένωση δύο κινητήρων με την υποστήριξη ενός μόνο αναστροφέα.

Η τεχνολογία πολυεπίπεδων μετατροπέων βασίζεται στην σύνθεση μίας κυματομορφής τάσης αποτελούμενη από διάφορα επίπεδα DC τάσης. Όσο αυξάνει ο αριθμός των επιπέδων, η συνθέσιμη τάση εξόδου αποκτά όλο και περισσότερα "σκαλοπάτια" και παράγεται κατ' αυτόν τον τρόπο μία κυματομορφή η οποία προσεγγίζει πληρέστερα την ημιτονοειδή μορφή που είναι και η επιθυμητή. Τα κύρια πλεονεκτήματα της χρήσης πολυεπίπεδων αναστροφέων είναι:

- Δυνατότητα παραγωγής υψηλής τάσεως από συσκευές περιορισμένης τάσης.
- Χαμηλή αρμονική παραμόρφωση.
- Μειωμένες απώλειες μεταγωγής.
- Αυξημένη αποδοτικότητα.
- Καλή ηλεκτρομαγνητική συμβατότητα.

Οι πολυεπίπεδοι μετατροπείς έχουν μελετηθεί ευρέως σε μεγάλη ποικιλία εφαρμογών. Πρόσφατες βιομηχανικές εφαρμογές πολυεπίπεδων αναστροφέων περιλαμβάνουν κινητήρες μηχανών επαγωγής, ενεργές ανορθώσεις, διασύνδεση ανανεώσιμων πηγών ενέργειας στο ηλεκτρικό δίκτυο και στατικούς, σύγχρονούς αντισταθμιστές. Πρόσφατα, έλαβε χώρα μία πρώτη προσπάθεια ενσωμάτωσης ενός πολυεπίπεδου αναστροφέα σε μία πολυφασική μηχανή κάτι που κατέδειξε τα πλεονεκτήματα του συνδυασμού των δύο τεχνολογιών.

Η SVPWM τεχνική προσφέρει σημαντικά οφέλη όσον αφορά στην απόδοση και έχει αποδειχθεί ιδιαίτερα δημοφιλής στα τριφασικά συστήματα. Στην παρούσα εργασία, παρουσιάζεται ένας γενικός αλγόριθμος για την υλοποίηση της SVPWM τεχνικής. Αυτός ο αλγόριθμος είναι το αποτέλεσμα δύο κύριων παρατηρήσεων. Την παρατήρηση πως ένας πολυεπίπεδος, πολυφασικός διαμορφωτής μπορεί να υλοποιηθεί από ένα πολυφασικό διαμορφωτή δύο επιπέδων και από την ανάπτυξη ενός νέου πολυφασικού SVPWM αλγορίθμου δύο επιπέδων. Η τεχνική που παρουσιάζεται για την υλοποίηση ενός νέου πολυφασικού SVPWM αλγορίθμου δύο επιπέδων. Η τεχνική που παρουσιάζεται για την υλοποίηση ενός νέου πολυφασικού SVPWM αλγορίθμου δύο επιπέδων. Η τεχνική που παρουσιάζεται για την υλοποίηση ενός πολυεπίπεδου διαμορφωτή με τη χρήση ενός διαμορφωτή δύο επιπέδων μπορεί να εφαρμοστεί σε οποιονδήποτε αριθμό φάσεων και επιπέδων. Επίσης παρουσιάζει πολύ χαμηλό υπολογιστικό κόστος, δεν χρησιμοποιεί τριγωνομετρικές συναρτήσεις, το οποίο είναι ανεξάρτητο από τον αριθμό των επιπέδων και είναι ταιριαστό για πραγματικού χρόνου υλοποιήσεις στο υλικό. Τέλος η νέα αυτή τεχνική διατυπώνεται στο μη μετασχηματισμένο πολυδιάστατο χώρο για ένα γενικό αριθμό φάσεων.

# 4.2 Η τεχνική SVPWM

Τα τελευταία χρόνια, η τεχνική διαμόρφωσης εύρους παλμών με χωρικά διανύσματα τάσης(SVPWM) βρίσκει μεγάλη εφαρμογή στους ηλεκτρονικούς μετατροπείς ισχύος. Αποτελεί μία προηγμένη τεχνική, η οποία απαιτεί μεγάλο υπολογιστικό φόρτο, υλοποιείται όμως σχετικά εύκολα με ψηφιακές διατάξεις ελέγχου, όπως είναι οι ψηφιακοί επεξεργαστές σήματος(Digital Signal Processor, DSP) ή οι μικροϋπολογιστές(microprocessors,μPs).

Η τεχνική SPWM, με την οποία ασχοληθήκαμε παραπάνω, πραγματοποιείται για κάθε φάση χωριστά. Αυτή λειτουργεί κανονικά όσο οι τρεις φάσεις του αναστροφέα λειτουργούν ανεξάρτητα μεταξύ τους. Όταν όμως αυτό δεν συμβαίνει, όπως για παράδειγμα σε ένα τριφασικό κινητήρα, και οι τρεις φάσεις δεν είναι πλέον ανεξάρτητες μεταξύ τους αλλά το ρεύμα της κάθε μιας εξαρτάται από αυτό των άλλων δύο τότε η τεχνική SPWM δεν δύναται να λάβει υπόψη την εξάρτηση αυτή. Αντιθέτως η τεχνική SVPWM λαμβάνει υπόψη αυτή την εξάρτηση, αφού η λειτουργία της βασίζεται στις πολικές και όχι στις φασικές τάσεις του φορτίου. Η μέθοδος SVPWM χρησιμοποιεί τα διανύσματα κατάστασης του αναστροφέα καθώς και το διάνυσμα αναφοράς της τάσης ώστε να διαμορφώσει το εύρος των παλμών που θα οδηγήσουν τους ημιαγωγικούς διακόπτες του αναστροφέα.

Η αρχή στην οποία στηρίζεται η ανάπτυξη της τεχνικής SVPWM είναι η δυνατότητα που υπάρχει να εκφραστούν οι τάσεις εξόδου ενός τριφασικού αναστροφέα ως σταθερά χωρικά διανύσματα στο επίπεδο d-q. Εναλλακτικά, τα διανύσματα τάσης ονομάζονται και χωρικά διανύσματα τάσης(voltage space vectors), όμως δεν πρόκειται για διανύσματα στο χώρο αλλά στο μιγαδικό επίπεδο, αφού τα τριφασικά συστήματα που εξετάζουμε είναι συμμετρικά και δεν εμφανίζουν συνιστώσα μηδενικής ακολουθίας(zero sequence component). Η μέθοδος SVPWM χρησιμοποιείται σε εφαρμογές οδήγησης

και ελέγχου επαγωγικών κινητήρων και κινητήρων μονίμων μαγνητών. Τα πλεονεκτήματα της τεχνικής SVPWM είναι τα ακόλουθα:

- i. Μικρότερη αρμονική παραμόρφωση τάσης και ρεύματος εξόδου.
- ii. Αποδοτικότερη χρήση της τάσης τροφοδοσίας εισόδου σε σχέση με την τεχνική SPWM.

Περιληπτικά οι αρχές στις οποίες στηρίζεται η ανάπτυξη της τεχνικής SVPWM είναι οι ακόλουθες:

- Χειρίζεται την ημιτονοειδή τάση ως ένα στρεφόμενο χωρικό διάνυσμα σταθερού πλάτους και σταθερής συχνότητας.
- Η τεχνική SVPWM υπολογίζει προσεγγιστικά την τάση αναφοράς V<sub>ref</sub> μέσω συνδυασμών των οκτώ διανυσμάτων που προκύπτουν από τα οκτώ διακοπτικά διανύσματα (V<sub>0</sub> V<sub>7</sub>) τα οποία αφορούν σε όλους τους δυνατούς συνδυασμούς αγωγής και αποκοπής των διακοπτών του παρακάτω τριφασικού αναστροφέα:



Σχήμα 4.1: Τριφασικός αναστροφέας με πηγή τάσης και IGBTs ημιγωγικούς διακόπτες

Να σημειωθεί πως οι δυνατοί διακοπτικοί συνδυασμοί είναι οχτώ καθώς μελετάμε μόνο τις δυνατές καταστάσεις των διακοπτών του πάνω τμήματος του αναστροφέα. Αυτό καθώς οι αντίστοιχοι διακόπτες του κάτω τμήματος είναι πάντα συμπληρωματικοί αυτών.

 Πραγματοποιείται μετασχηματισμός συντεταγμένων από το τριφασικό στρεφόμενο πεδίο αναφοράς abc στο διφασικό στατό d-q πεδίο. Ένα τριφασικό διάνυσμα τάσης μετασχηματίζεται σε ένα στατό διάνυσμα d-q συντεταγμένων το οποίο αντιπροσωπεύει το χωρικό διάνυσμα του αθροίσματος των τριών φασικών τάσεων. Ο μετασχηματισμός αυτός γίνεται πιο κατανοητός με το παρακάτω σχήμα που αφορά σε τριφασική μηχανή:



Σχήμα 4.2: Μετασχηματισμός από το abc στο dq σύστημα συντεταγμένων.

Τα διανύσματα V<sub>1</sub> – V<sub>6</sub> διαιρούν το πεδίο σε έξι τομείς(κάθε τομέας καλύπτει 60°). Οι τομείς αυτοί παρουσιάζονται και στο παρακάτω σχήμα:



Σχήμα 4.3: Χωρικά διανύσματα φασικών τάσεων φορτίου του αναστροφέα δύο επιπέδων στο επίπεδο d-q.

Η τάση αναφοράς V<sub>ref</sub> παράγεται από δύο γειτονικά του ενεργά διανύσματα και από τα δύο μηδενικά διανύσματα(V<sub>0</sub> = [000] και V<sub>7</sub> = [111]).

# 4.3 Υλοποίηση αλγορίθμου

Στους πολυφασικούς μετατροπείς, η SVPWM τεχνική αποτελεί ένα πολυδιάστατο πρόβλημα στο οποίο η επιλογή του διανύσματος μπορεί απευθείας να γίνει σε ένα πολυδιάστατο χώρο. Για παράδειγμα το πρόβλημα διαμόρφωσης ενός P φάσεων μετατροπέα διαμορφώνεται σε έναν P διαστάσεων χώρο, και επιλύεται για πολυεπίπεδες τοπολογίες στις οποίες το επίπεδο εξόδου της κάθε φάσης είναι ένα ακέραιο πολλαπλάσιο ενός σταθερού βήματος τάσης V<sub>DC</sub>. Τέτοιες τοπολογίες μπορεί να είναι οι πολυεπίπεδοι αναστροφείς αιωρούμενων πυκνωτών(flying capacitors) και διόδων περιορισμού(diode clamped), αλλά και οι αναστροφείς πολλαπλών επιπέδων που αποτελούνται από μονοφασικούς αναστροφείς συνδεδεμένους σε σειρά με ανεξάρτητες πηγές τάσης όπως επίσης και οι υβριδικοί μετατροπείς. Αφού οι καταστάσεις των διακοπτών οποιασδήποτε τοπολογίας μετατροπέα ισχύος μένουν σε διακριτές καταστάσεις, η SVPWM τεχνική χρησιμοποιείται για την σύνθεση ενός διανύσματος τάσης αναφοράς V<sub>r</sub> μέσω μίας ακολουθίας χωρικών διανυσμάτων, κατά τη διάρκεια ενός χρονικού διαστήματος t<sub>i</sub> με βάση τον παρακάτω νόμο διαμόρφωσης:

$$V_{r} = \frac{1}{T} \sum_{j=1}^{P+1} V_{sj} * T_{j}$$

όπου το άθροισμα των χρονικών διαστημάτων Τ<sub>j</sub> θα πρέπει να είναι ίσο με την περίοδο διαμόρφωσης Τ όπως φαίνεται και παρακάτω:

$$\sum_{j=1}^{P+1} \mathsf{T}_{j} = \mathsf{T}$$

Το διάνυσμα αναφοράς συνοψίζει την τάση αναφοράς για την κάθε φάση του συστήματος, ενώ κάθε διάνυσμα μεταγωγής συνοψίζει την διακοπτική κατάσταση της κάθε φάσης του μετατροπέα.

$$V_{r} = [V_{r}^{1}, V_{r}^{2}, ..., V_{r}^{P}]^{T} \in R^{P}$$
$$V_{sj} = [V_{sj}^{1}, V_{sj}^{2}, ..., V_{sj}^{P}]^{T} \in R^{P}$$

Συνεπώς τα διανύσματα αναφοράς και μεταγωγής ανήκουν στον πολυδιάστατο χώρο R<sup>P</sup> όπου P είναι ο αριθμός των φάσεων του μετατροπέα.

Στις περισσότερες πολυεπίπεδες τοπολογίες το επίπεδο της τάσης εξόδου της κάθε φάσης V<sub>s</sub> είναι ένα ακέραιο πολλαπλάσιο ενός σταθερού "βήματος" τάσης V<sub>dc</sub>.

$$V_s = n * V_{dc}$$

Συνεπώς, τα διανύσματα και οι χρόνοι μεταγωγής μπορούν να κανονικοποιηθούν με την χρήση του σταθερού βήματος τάσης V<sub>dc</sub>, και της περιόδου μεταγωγής Τ αντίστοιχα όπως παρουσιάζεται παρακάτω:

$$\mathbf{v}_{r} = \frac{V_{r}}{V_{dc}} \in \mathbb{R}^{P}$$
$$\mathbf{v}_{sj} = \frac{V_{sj}}{V_{dc}} \in \mathbb{Z}^{P}$$
$$\mathbf{t}_{j} = \frac{T_{j}}{T}$$

Με βάση λοιπόν τα παραπάνω ο νόμος διαμόρφωσης αλλά και τα νέα διανύσματα αναφοράς και μεταγωγής μπορούν να γραφούν όπως παρακάτω:

$$\begin{split} \mathbf{v}_{r} &= \sum_{j=1}^{P+1} \mathbf{v}_{sj} * \mathbf{t}_{j} \quad \acute{o}\pi o \upsilon \sum_{j=1}^{P+1} \mathbf{t}_{j} = \mathbf{1} \\ \mathbf{v}_{r} &= [\mathbf{u}_{r}^{-1}, \mathbf{u}_{r}^{-2}, \dots, \mathbf{u}_{r}^{-P}]^{\mathsf{T}} \\ \mathbf{v}_{sj} &= [\mathbf{u}_{sj}^{-1}, \mathbf{u}_{sj}^{-2}, \dots, \mathbf{u}_{sj}^{-P}]^{\mathsf{T}} \end{split}$$

Αν αυτά τα φέρουμε σε μορφή πινάκων τότε το σύστημα που καλούμαστε να επιλύσουμε είναι το παρακάτω:

| ך 1 ק    |   | г1           | 1            |   |   |   | ך 1          |   |                                            |   |
|----------|---|--------------|--------------|---|---|---|--------------|---|--------------------------------------------|---|
| $u_r^1$  |   | $u_{s1}^{1}$ | $u_{s2}^1$   |   |   |   | $u_{sP+1}^1$ |   | $\begin{bmatrix} t_1 \\ t_1 \end{bmatrix}$ |   |
| $u_r^2$  |   | $u_{s1}^{2}$ | $u_{s2}^{2}$ |   |   |   | $u_{sP+1}^2$ |   | $t_2$                                      |   |
|          | = | .            | •            | • | • |   |              | * |                                            | ŀ |
|          |   | .            | •            | • | • | • |              |   |                                            |   |
|          |   | D            | D            | • | · | · | D            |   | $t_{P+1}$                                  |   |
| $Lu_r^P$ |   | $Lu_{s1}^P$  | $u_{s2}^P$   |   |   |   | $u_{SP+1}^r$ |   | 1                                          |   |

Το παραπάνω σύστημα γραμμικών εξισώσεων συνιστά το νόμο διαμόρφωσης και πρέπει να επιλυθεί από τον πολυεπίπεδο, πολυφασικό SVPWM αλγόριθμο. Η λύση του προβλήματος περιλαμβάνει τρία βασικά βήματα:

1) Αναζήτηση μίας σειράς ακεραίων συντελεστών για την παραπάνω μήτρα η οποία θα επιλύει το γραμμικό σύστημα.

2) Επίλυση του συστήματος των γραμμικών εξισώσεων για τον υπολογισμό των χρόνων μεταγωγής.

3) Εξαγωγή της ακολουθίας των διανυσμάτων μεταγωγής από τον πίνακα.

Το προαναφερθέν πρόβλημα διαμόρφωσης επιλύεται με τη βοήθεια ενός μαθηματικού αλγορίθμου του οποίου το μπλοκ διάγραμμα παρουσιάζεται παρακάτω:





Σχήμα 4.4: Μπλοκ διάγραμμα της πολυφασικής πολυεπίπεδης SVPWM. (a) Πολυφασική πολυεπίπεδη SVPWM βασισμένη σε μία δύο επιπέδων SVPWM. (b) Μπλοκ διάγραμμα της δύο επιπέδων πολυφασικής SVPWM.

# 4.3.1 Παραμετρική σχεδίαση, ανεξάρτητη τεχνολογίας

Προκειμένου να δημιουργήσουμε ένα γενικό παραμετρικό κύκλωμα το οποίο θα είναι και ανεξάρτητο της τεχνολογίας υλοποίησης ακολουθούμε τα δύο παρακάτω βήματα:

1) Όλα τα συστατικά στοιχεία από τα οποία αποτελείται η σχεδίασή μας γίνονται παραμετρικά με την χρήση ενός VHDL πακέτου αλλά και της εντολής GENERIC(γενική παράμετρος) η οποία μας επιτρέπει τον ορισμό γενικών παραμέτρων οι οποίες εύκολα τροποποιούνται και χρησιμοποιούνται για διαφορετικές εφαρμογές. Ο χρήστης το μόνο που πρέπει να κάνει είναι να τροποποιήσει κατάλληλα, όποτε επιθυμεί, το πακέτο αυτό εισάγοντας τις επιθυμητές τιμές και να ξανακάνει σύνθεση την σχεδίασή του. Με αυτό τον τρόπο λαμβάνει ένα νέο παραμετρικό κύκλωμα.

Όλα τα συστατικά στοιχεία που χρησιμοποιούμε στην σχεδίαση είναι παραμετρικά λόγω της χρήσης του παρακάτω πακέτου:

----- Δήλωση απαραίτητων Βιβλιοθηκών και Πακέτων ------ Δήλωση απαραίτητων Βιβλιοθηκών και Πακέτων

library ieee;

use IEEE.STD\_LOGIC\_1164.ALL;

use IEEE.STD\_LOGIC\_ARITH.ALL;

use IEEE.STD\_LOGIC\_UNSIGNED.ALL;

library ieee\_proposed;

use ieee\_proposed.fixed\_float\_types.all;

use ieee\_proposed.fixed\_pkg.all;

use ieee\_proposed.float\_pkg.all;

library std;

use std.standard.all;

------

------ Δηλώσεις Τύπων Δεδομένων Πακέτου ------

Package svpwm\_constants is

CONSTANT N: INTEGER RANGE 0 TO 127:= 5; -- Δήλωση Αριθμού Επιπέδων του Μετατροπέα.

CONSTANT P: INTEGER RANGE 0 TO 127:= 5; -- Δήλωση Αριθμού Φάσεων του Μετατροπέα.

CONSTANT Q: INTEGER RANGE 0 TO 127:= 9; -- Bit Κλασματικού Μέρους Αναφοράς.

CONSTANT I: INTEGER RANGE 0 TO 127:= 3; -- Bit Ακεραίου Μέρους Αναφοράς.

------ Δηλώσεις Πινάκων που χρησιμοποιούνται από τα Συστατικά Στοιχεία -----

TYPE vector\_Vref is ARRAY(1 TO P) of sfixed(I-1 downto -Q);

TYPE vector\_Vf is ARRAY(1 TO P) of sfixed(I downto -Q);

TYPE array\_P is ARRAY(0 TO P) of INTEGER RANGE 0 TO P;

TYPE array\_Vi is ARRAY(1 TO P) of INTEGER RANGE -2 TO 2;

TYPE array\_D is ARRAY(0 TO P, 0 TO P) of INTEGER RANGE 0 TO 1; TYPE array\_DP is ARRAY(1 TO P, 0 TO P) of INTEGER RANGE 0 TO 1; TYPE array\_V is ARRAY(1 TO P) of INTEGER RANGE 0 TO 1; TYPE array\_Vd is ARRAY(0 TO P) of array\_V; TYPE array\_for\_Vs is ARRAY(1 TO P) of INTEGER RANGE -2 TO 2; TYPE array\_Vs is ARRAY(0 TO P) of array\_for\_Vs; TYPE array\_tj is ARRAY(1 TO P+1) of sfixed(I+1 downto -Q);

#### end svpwm\_constants;

Από το παραπάνω πακέτο βλέπουμε πως από τη μία ορίζονται ο αριθμός των φάσεων αλλά και των επιπέδων του μετατροπέα, τους οποίους μπορούμε να μεταβάλλουμε ανά πάσα στιγμή, και από την άλλη ορίζονται διάφοροι τύποι πινάκων οι οποίοι χρησιμοποιούνται από τα διάφορα συστατικά στοιχεία της σχεδίασης.

Τέλος να τονίσουμε πως το πακέτο αυτό όπως παρατηρούμε δεν έχει σώμα(Package Body) καθώς περιλαμβάνει μόνο δηλώσεις δεδομένων.

2) Η σχεδίασή μας είναι ανεξάρτητη της χρησιμοποιούμενης τεχνολογίας καθώς όλα τα κυκλώματα περιγράφονται εξ' ολοκλήρου με την γλώσσα περιγραφής υλικού VHDL. Μία τέτοια περιγραφή, επιτρέπει την υλοποίηση του κυκλώματος διαμόρφωσης σε οποιοδήποτε FPGA, ειδικού σκοπού ολοκληρωμένο κύκλωμα ή ισοδύναμο ψηφιακό ολοκληρωμένο κύκλωμα.

Μετά από αυτές τις δηλώσεις είμαστε έτοιμοι να αναλύσουμε βήμα-βήμα την υλοποίηση του αλγορίθμου, ο οποίος βασίζεται σε μία μετατόπιση και έναν δύο επιπέδων πολυφασικό SVPWM αλγόριθμο. Τα βήματα αυτά, έξι τον αριθμό, παρουσιάζονται από το παρακάτω διάγραμμα ροής και αναλύονται εκτενώς:



Σχήμα 4.5: Διάγραμμα ροής της πολυφασικής πολυεπίπεδης SVPWM μονάδας.

Για την κατανόηση και την επαλήθευση των αποτελεσμάτων της προσομοίωσης με τα θεωρητικώς αναμενόμενα εισάγαμε ως κανονικοποιημένο σήμα αναφοράς το παρακάτω:

V<sub>ref</sub> = [1.43,1.13,-0.73,-1.58,-0.25].

Επειδή οι πραγματικοί(real) τύποι δεδομένων δεν είναι συνθέσιμοι στην γλώσσα VHDL για την υλοποίηση του παραπάνω διανύσματος αναφοράς χρησιμοποιούμε αριθμούς σταθερής υποδιαστολής όπως φαίνεται παρακάτω:

# Vref: vector\_Vref:=("001011011101", "001001000011", "111010001010", "110011010111", "111110000000");

Όπου ο πίνακας vector\_Vref ορίζεται στο πακέτο svpwm\_constants που έχουμε ορίσει παραπάνω. Με βάση αυτό παρουσιάζονται τα έξι βήματα υλοποίησης του αλγορίθμου:
#### 4.3.2 Αποσύνθεση κανονικοποιημένου σήματος αναφοράς

Το διάνυσμα αναφοράς μπορεί να αποσυντεθεί στο άθροισμα του ακεραίου μέρους V<sub>i</sub> =  $[u_i^1, u_i^2, ..., u_i^P]^T$  και του κλασματικού του μέρους V<sub>f</sub> =  $[u_f^1, u_f^2, ..., u_f^P]^T$ . Παρατηρούμε πως το V<sub>i</sub> περιέχει ακέραια στοιχεία και κατά συνέπεια μπορεί να συντεθεί κατ' ευθείαν από ένα διάνυσμα μεταγωγής. Το V<sub>f</sub> όμως το οποίο είναι πραγματικός χρειάζεται μία ακολουθία διανυσμάτων μεταγωγής, τα οποία θα εφαρμόζονται για συγκεκριμένα χρονικά διαστήματα, για να μπορέσει να συντεθεί. Όπως είπαμε και παραπάνω θέλουμε να επιλύσουμε το παρακάτω σύστημα εξισώσεων:

Για να το πετύχουμε αυτό δημιουργούμε μία ακολουθία μετατοπισμένων διανυσμάτων, μετατοπίζοντας το V<sub>si</sub> κατά το V<sub>i</sub>διάνυσμα όπως φαίνεται στην παρακάτω σχέση:

$$\blacktriangleright$$
 V<sub>dj</sub> = V<sub>sj</sub> - V<sub>i</sub>

Αυτό γίνεται πιο κατανοητό από το παρακάτω σχήμα:



Σχήμα 4.6: Παράδειγμα Αποσύνθεσης στον Δισδιάστατο Χώρο

Πλέον το διάνυσμα αναφοράς  $V_r$ , μέσω της  $V_{sj} = V_i + V_{dj}$ , μπορεί να γραφεί όπως παρακάτω:

| г 1 <sup>-</sup> | 1 | <b>г 0</b> 1 |   | г1           | 1          |   |   |   | ך 1            | I | ,                                        |
|------------------|---|--------------|---|--------------|------------|---|---|---|----------------|---|------------------------------------------|
| $u_r^1$          |   | $u_i^1$      |   | $u_{d1}^1$   | $u_{d2}^1$ |   |   |   | $u_{dP+1}^1$   |   | $\begin{bmatrix} t_1 \\ t \end{bmatrix}$ |
| $u_r^2$          |   | $u_i^2$      |   | $u_{d1}^{2}$ | $u_{d2}^2$ |   |   |   | $u_{dP+1}^{2}$ |   | ι2                                       |
| .                | = | .            | + |              | •          | • | • | • | •              | * |                                          |
| ·                |   | .            |   |              | •          | • | • | • |                |   |                                          |
| ·<br>· P         |   | P            |   | P            | P          | • | • | • | P              |   | $Lt_{P+1}$                               |
| $Lu_r$           | J | $Lu_i$       |   | $Lu_{d1}$    | $u_{d2}$   | · | • | · | $u_{dP+1}$     |   |                                          |

Όμως έχουμε αναφέρει και παραπάνω πως το διάνυσμα αναφοράς γράφεται και με τη σχέση:

| $\begin{bmatrix} 1 \\1 \end{bmatrix}$          |   | $\begin{bmatrix} 0\\ 1 \end{bmatrix}$ |   | $\begin{bmatrix} 1 \\ 1 \end{bmatrix}$ |  |
|------------------------------------------------|---|---------------------------------------|---|----------------------------------------|--|
| $u_r^{-}$<br>$u_r^2$                           |   | $u_i$<br>$u^2$                        |   | $u_f^2$<br>$u_c^2$                     |  |
| $\begin{bmatrix} a_r \\ \cdot \end{bmatrix}$   | = |                                       | + |                                        |  |
|                                                |   |                                       |   |                                        |  |
| $\begin{bmatrix} \cdot \\ u_r^P \end{bmatrix}$ |   | $u_i^P$                               |   | $u_f^P$                                |  |

Συνεπώς από τις δύο παραπάνω εκφράσεις του διανύσματος αναφοράς V<sub>r</sub> προκύπτει η έκφραση που μας δίνει το κλασματικό μέρος της αναφοράς V<sub>f</sub>:

| [1]                    | 1 | г1           | 1          |   |   |   | 1 7            |   |                                            |
|------------------------|---|--------------|------------|---|---|---|----------------|---|--------------------------------------------|
| $u_f^1$                |   | $u_{d1}^1$   | $u_{d2}^1$ |   |   |   | $u_{dP+1}^1$   |   | $\begin{bmatrix} t_1 \\ t_1 \end{bmatrix}$ |
| $u_f^2$                |   | $u_{d1}^{2}$ | $u_{d2}^2$ |   |   |   | $u_{dP+1}^{2}$ |   | ι <sub>2</sub>                             |
|                        | = | .            | •          |   |   |   |                | * |                                            |
| ·                      |   | .            | •          | · | • | · |                |   |                                            |
| P                      |   | Р            | P          | · | · | · | Р              |   | $\lfloor t_{P+1} \rfloor$                  |
| $\lfloor u'_f \rfloor$ |   | $Lu_{d1}$    | $u_{d2}$   | • | · | • | $u_{dP+1}$     |   |                                            |

Αυτό το νέο σύστημα γραμμικών εξισώσεων παριστάνει την ίδια μορφή όπως και ο αρχικός νόμος διαμόρφωσης. Όμως, σε αυτή την περίπτωση, τα στοιχεία του διανύσματος V<sub>f</sub> είναι περιορισμένα στο διάστημα [0,1). Συνεπώς, αρκεί και μόνο το υποσύνολο των μετατοπισμένων διανυσμάτων με στοιχεία ίσα με μηδέν και ένα για την προσέγγιση του διανύσματος αναφοράς. Γίνεται λοιπόν κατανοητό πως αυτή η νέα εξίσωση αναπαριστά ένα διαμορφωτή δύο επιπέδων στον οποίο το σήμα αναφοράς είναι το κλασματικό μέρος V<sub>f</sub> και η ακολουθία των διανυσμάτων μεταγωγής η ακολουθία V<sub>dj</sub>. Οι χρόνοι μεταγωγής είναι οι ίδιοι και στις δύο περιπτώσεις. Το σχήμα 4.6 παρουσιάζει ένα δισδιάστατο παράδειγμα αποσύνθεσης, στο οποίο το διάνυσμα V<sub>i</sub> συμπίπτει με ένα διάνυσμα μεταγωγής και το υποσύνολο {[0,0],[1,0],[0,1],[1,1]} των μετατοπισμένων διανυσμάτων είναι αρκετό για να συνθέσει το κλασματικό μέρος της αναφοράς V<sub>f</sub>.

Η αποσύνθεση αυτή είναι δυνατόν να επιτευχθεί με το παρακάτω τμήμα κώδικα. Να τονίσουμε πως στα τμήματα κώδικα που θα παραθέτουμε για το εκάστοτε τμήμα της σχεδίασής μας θα παρουσιάζουμε μόνο την χρησιμοποιούμενη αρχιτεκτονική:

------ Δήλωση και Υλοποίηση της Αρχιτεκτονικής που θα χρησιμοποιήσουμε ------

Architecture behavioural of Vr\_dec is

begin

PROCESS(clk,reset)

variable counter: INTEGER;

variable Vf\_reg: vector\_Vf:= (OTHERS => "111111111111");

variable Vi\_reg: array\_Vi:= (OTHERS => -2);

begin

if(clk'event and clk = '1') then

if(reset = '1') then

if(ready\_Vr\_dec = '0') then

if (counter < P + 1) then

Vi\_reg(counter):= to\_integer(Vref(counter)(I-1 downto 0));

```
Vf_reg(counter):= Vref(counter) - to_sfixed(to_integer(Vref(counter)(I-1 downto 0)),I-1,-Q);
```

counter:= counter + 1;

else

ready\_Vr\_dec<= '1';</pre>

end if;

end if;

else

counter:= 1;

```
ready_Vr_dec<= '0';</pre>
```

Vf\_reg:= (OTHERS => "00000000000");

```
Vi_reg:= (OTHERS => 0001);
```

end if;

end if;

```
Vi<= Vi_reg;
```

Vf<= Vf\_reg;

end PROCESS;

end behavioural;

\_\_\_\_\_

Προσομοιώνοντας την αρχιτεκτονική του όλου συστήματος και με βάση το διάνυσμα αναφοράς που περιγράψαμε παραπάνω προκύπτουν, με χρήση του εργαλείου προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter Edition, τα παρακάτω αποτελέσματα:





Σχήμα 4.7: Αποτελέσματα προσομοίωσης κυκλώματος Vr\_dec με το Modelsim

Παρατηρούμε πως προκύπτουν τα παρακάτω, στρογγυλοποιημένα, αποτελέσματα τα οποία είναι όντως τα αναμενόμενα:

V<sub>ref</sub> = [1.43,1.13,-0.73,-1.58,-0.25].

V<sub>f</sub> = [0.43,0.13,0.27,0.42,0.75].

Τέλος το σήμα ready\_Vr\_dec ενεργοποιείται μόλις το παρών κύκλωμα ολοκληρώσει τη λειτουργία του. Μόλις γίνει αυτό μπορεί πλέον να ξεκινήσει τη λειτουργία του το επόμενο κύκλωμα.

# 4.3.3 Ταξινόμηση κλασματικού μέρους αναφοράς

Στο βήμα αυτό ουσιαστικά υπολογίζουμε τον πίνακα μετάθεσης P, ο οποίος ταξινομεί το κλασματικό μέρος(V<sub>f</sub>) του διανύσματος αναφοράς σε φθίνουσα σειρά σύμφωνα με την παρακάτω σχέση:

$$\mathsf{P} * \begin{bmatrix} 1\\ Vf \end{bmatrix} = \begin{bmatrix} 1\\ Vf\_sort \end{bmatrix}$$

Όπου:  $V_{f_{sort}} = [V_{f_{sort}}^{1}, V_{f_{sort}}^{2}, ..., V_{f_{sort}}^{P}]^{T}$  το ταξινομημένο διάνυσμα του κλασματικού μέρους της αναφοράς για το οποίο ισχύει ότι  $1 \ge V_{f_{sort}}^{1} \ge V_{f_{sort}}^{2} \ge ... \ge V_{f_{sort}}^{\kappa-1} \ge V_{f_{sort}}^{\kappa} \ge V_{f_{sort}}^{P} \ge 0.$ 

Αυτή η ταξινόμηση επιτυγχάνεται με τη χρήση του bubblesort αλγορίθμου κατά την εκτέλεση του οποίου γίνονται συγκρίσεις των διαδοχικών στοιχείων και αντίστοιχες αλλαγές θέσεων, ανάλογα με το αποτέλεσμα της σύγκρισης, μέχρις ότου να υπάρξει κάποιος κύκλος συγκρίσεων κατά τον οποίο δεν θα εκτελεστεί καμία εναλλαγή. Όταν συμβεί αυτό η ταξινόμηση έχει ολοκληρωθεί.

Η ταξινόμηση αυτή υλοποιείται με το παρακάτω τμήμα κώδικα:

------ Δήλωση και Υλοποίηση της Αρχιτεκτονικής που θα χρησιμοποιήσουμε -----

```
Architecture behavioural of Vf_sort is
signal reg_Id: array_P;
 begin
  PROCESS(clk)
  variable counter1,counter2: INTEGER;
  variable temp,Vf_sorted_reg: vector_Vf:= (OTHERS => "1111111111111");
  variable NO_SWAPS: STD_LOGIC;
  begin
   if(clk'event and clk = '1') then
   if(reset = '1') then
     if(ready_Vr_dec = '1' and ready_Vf_sort = '0') then
     if(counter2 < P) then
      if(counter1 < P) then
         ------ Bubblesort Αλγόριθμος -----
       if(counter1 = 0) then
       Vf_sorted_reg:= Vf;
        Id<= reg_Id;
       else
        if(Vf_sorted_reg(counter1) < Vf_sorted_reg(counter1 + 1))then
         temp(counter1):= Vf_sorted(counter1 + 1);
          Vf_sorted_reg(counter1 + 1):= Vf_sorted_reg(counter1);
         Vf_sorted_reg(counter1):= temp(counter1);
          NO_SWAPS:= '0';
          Id(counter1)<= Id(counter1 + 1);</pre>
          Id(counter1 + 1)<= Id(counter1);</pre>
```

```
end if;
temp:= Vf_sorted;
end if;
counter1:= counter1 + 1;
else
counter2:= counter2 + 1;
counter1:= 1;
if(NO_SWAPS = '1') then
ready_Vf_sort<= '1';
else
NO_SWAPS:= '1';
end if;
end if;
```

else

```
ready_Vf_sort<= '1';
```

end if;

end if;

```
------
```

### else

counter1:= 0;

counter2:= 0;

NO\_SWAPS:= '1';

ready\_Vf\_sort<= '0';</pre>

Vf\_sorted\_reg:= (OTHERS => "00000000000");

end if;

end if;

Vf\_sorted<= Vf\_sorted\_reg;

#### end PROCESS;

G1: for a in 0 to P GENERATE reg\_ld(a)<= a; end GENERATE; end behavioural;

Προσομοιώνοντας το όλο σύστημα και με βάση το δεκαδικό μέρος της αναφοράς που προέκυψε από το προηγούμενο τμήμα προκύπτει το παρακάτω αποτέλεσμα:



Σχήμα 4.8: Αποτελέσματα προσομοίωσης κυκλώματος Vf\_sort με το Modelsim

Παρατηρούμε πως προκύπτουν τα παρακάτω, στρογγυλοποιημένα, αποτελέσματα τα οποία είναι όντως τα αναμενόμενα:

 $V_f = [0.43, 0.13, 0.27, 0.42, 0.75].$ 

 $V_{f_{sorted}} = [0.75, 0.43, 0.42, 0.27, 0.13].$ 

 $I_d = [0,5,1,4,3,2].$ 

Παρατηρούμε πως όντως ο πίνακας  $V_{f_sorted}$  αποτελείται από τα ταξινομημένα στοιχεία του πίνακα  $V_f$  κατά φθίνουσα σειρά.

Επίσης ο πίνακας Ι<sub>d</sub> περιέχει την θέση στην οποία βρίσκονταν τα ταξινομημένα πλέον στοιχεία πριν γίνει η ταξινόμηση. Παρατηρούμε για παράδειγμα πως το στοιχείο 0.75 αρχικά, στον πίνακα V<sub>f</sub>, βρισκόταν στην 5<sup>n</sup> θέση ενώ στον ταξινομημένο V<sub>f\_sorted</sub> βρίσκεται στην 1<sup>n</sup> και αυτός είναι και ο λόγος που ο αριθμός 5 βρίσκεται στο 1° στοιχείο του πίνακα I<sub>d</sub>:

$$V_f = [0.43, 0.13, 0.27, 0.42, 0.75].$$
  
 $V_{f\_sorted} = [0.75, 0.43, 0.42, 0.27, 0.13].$   
 $I_d = [0, 5, 1, 4, 3, 2].$ 

Μέσω του πίνακα αυτού μπορούμε στο κύκλωμα D\_calc να υλοποιήσουμε τον πίνακα Per.

Τέλος το σήμα ready\_Vf\_sort ενεργοποιείται μόλις το παρών κύκλωμα ολοκληρώσει τη λειτουργία του. Μόλις γίνει αυτό μπορεί πλέον να ξεκινήσει τη λειτουργία του το επόμενο κύκλωμα.

# 4.3.4 Υπολογισμός πίνακα D

Ο πίνακας D ορίζεται με βάση τη σχέση:

Για την επίλυση του συστήματος αυτού υπάρχουν πολλοί τρόποι. Η απόδοση όμως του όλου συστήματος βασίζεται στη μέθοδο που θα χρησιμοποιήσουμε για τον υπολογισμό του πίνακα αυτού. Για να ελαχιστοποιηθούν οι απώλειες μεταγωγής πρέπει οι συντελεστές να επιλεγούν με τέτοιο τρόπο ώστε τα διαδοχικά διανύσματα μεταγωγής της ακολουθίας των διανυσμάτων να είναι γειτονικά. Με άλλα λόγια, πρέπει μόνο ένας συντελεστής να διαφέρει ανάμεσα σε δύο διαδοχικές στήλες του πίνακα που αναζητούμε. Μία μέθοδος που οδηγεί στο αποτέλεσμα αυτό περιγράφεται παρακάτω:

Όπως είπαμε ισχύει:

$$\begin{bmatrix} 1\\V_f \end{bmatrix}$$
 = D \* t

Στο παραπάνω βήμα βρήκαμε τον πίνακα P ο οποίος ταξινομεί το κλασματικό μέρος της αναφοράς V<sub>f</sub> σε φθίνουσα σειρά με βάση την παρακάτω σχέση:

$$\mathsf{P} * \begin{bmatrix} 1\\ V_f \end{bmatrix} = \begin{bmatrix} 1\\ V_{fsorted} \end{bmatrix}$$

Από τις δύο παραπάνω σχέσεις προκύπτει:

$$\begin{bmatrix} 1 \\ V_{f_{sorted}} \end{bmatrix} = \mathsf{D\_trig} * \mathsf{t}$$

όπου D\_trig = P \* D.

Ένας πίνακας D\_trig με διαδοχικές γειτονικές στήλες, διαδοχικές δηλαδή στήλες οι οποίες διαφέρουν κατά ένα μόνο συντελεστή, ο οποίος καθιστά το νέο αυτό σύστημα γραμμικών εξισώσεων απολύτως ορισμένο είναι ο ακόλουθος άνω τριγωνικός πίνακας:

|          | г1 | 1 | 1 |   |   |   | ן1             |  |
|----------|----|---|---|---|---|---|----------------|--|
|          | 0  | 1 | 1 |   |   |   | 1              |  |
|          | 0  | 0 | 1 |   |   |   | 1              |  |
| D_trig = |    |   |   |   |   |   |                |  |
|          | ·  | • | • | · | · | · | •              |  |
|          | •  | • | • | • |   |   | •              |  |
|          | L0 | 0 | 0 |   |   |   | 1 <sup>]</sup> |  |

Όπως θα φανεί και παρακάτω οι χρόνοι μεταγωγής που προκύπτουν με τη χρήση του πίνακα αυτού είναι πάντα θετικοί.

Ο πίνακας Ρ που έχουμε υπολογίσει παραπάνω είναι ορθογώνιος. Συνεπώς είναι αντιστρέψιμος και μάλιστα ισχύει και η παρακάτω σχέση:

 $\mathsf{P}^{\text{-1}} = \mathsf{P}^{\mathsf{T}}$ 

Άρα λοιπόν ο πίνακας D τον οποίο αναζητούμε στο βήμα αυτό μπορεί εύκολα να προκύψει από την εξίσωση:

 $D = P^T * D_{trig}$ 

Αξίζει στο σημείο αυτό να τονίσουμε πως ο πίνακας Ρ εφαρμόζει ένα σετ από αλλαγές γραμμών στα στοιχεία του πίνακα V<sub>f</sub>. Αντίστοιχα, το αντίστροφο σετ από αλλαγές εφαρμόζεται στο πίνακα D\_trig από τον πίνακα P<sup>T</sup> και κατά συνέπεια ο αριθμός των ένα και των μηδενικών που υπάρχουν σε κάθε στήλη παραμένει αμετάβλητος. Άρα, ο αριθμός των αλλαγών καταστάσεων των διακοπτών ελαχιστοποιείται καθώς τα διαδοχικά διανύσματα της ακολουθίας παραμένουν γειτονικά και μετά το μετασχηματισμό.

Περνώντας στον υλοποίηση του συγκεκριμένου βήματος με την γλώσσα VHDL, αρχικά κατασκευάζουμε τον άνω τριγωνικό πίνακα του οποίο ο αριθμός των γραμμών και των στηλών εξαρτάται από τις φάσεις που χρησιμοποιούμε στην εκάστοτε σχεδίαση.

Στη συνέχεια με βάση την πληροφορία που έχουμε αποκομίσει από το προηγούμενο κύκλωμα, και την έχουμε αποθηκευμένη στον πίνακα ld, για την θέση στην οποία βρισκόταν το κάθε στοιχείο του κλασματικού μέρους της αναφοράς πριν αυτό μετατοπιστεί, αν έχει μετατοπιστεί, δημιουργούμε τον πίνακα Per. Ταυτόχρονα δημιουργούμε και τον αντίστροφό του Per\_T ο οποίος πολλαπλασιαζόμενος με τον άνω τριγωνικό πίνακα D\_trig αναδιατάσσει κατάλληλα τις γραμμές του, σε σχέση πάντα με την

διαδικασία ταξινόμησης που ακολουθήθηκε στο δεύτερο βήμα. Συνεπώς ο επιθυμητός πίνακας D παράγεται από τον παρακάτω πολλαπλασιασμό:

D = Per\_T \* D\_trig

Ο υπολογισμός του πίνακα D υλοποιείται με το παρακάτω τμήμα κώδικα:

------ Δήλωση και Υλοποίηση της Αρχιτεκτονικής που θα χρησιμοποιήσουμε -----

Architecture behavioural of D\_calc is

signal D\_trig: array\_D;

begin

PROCESS(clk)

variable counter1,counter2: INTEGER;

variable Per\_ready: STD\_LOGIC;

variable D\_reg,Per,Per\_T: array\_D;

begin

if(clk'event and clk = '1') then

if(reset = '1') then

if(ready\_Vf\_sort = '1') then

if(counter2 < P + 1) then

if(counter1 = Id\_P(counter2)) then

Per(counter2,counter1):= 1;

Per\_T(counter1,counter2):= 1;

else

Per(counter2,counter1):= 0;

Per\_T(counter1,counter2):= 0;

end if;

counter1:= counter1 + 1;

if(counter1 = P + 1) then

counter2:= counter2 + 1;

```
counter1:= 0;
```

end if;

else

for a in 0 to P LOOP

for b in 0 to P LOOP

D\_reg(a,b):= 0;

end LOOP;

end LOOP;

Per\_ready:= '1';

end if;

end if;

if(Per\_ready = '1') then

for a in 0 to P LOOP

for b in 0 to P LOOP

for c in 0 to P LOOP

D\_reg(a,b):= D\_reg(a,b) + Per\_T(a,c)\*D\_trig(c,b);

end LOOP;

end LOOP;

end LOOP;

for a in 1 to P LOOP

for b in 0 to P LOOP

D(a,b)<= D\_reg(a,b);

end LOOP;

end LOOP;

ready\_D\_calc<= '1';</pre>

end if;

else

counter1:= 0; counter2:= 0; ready\_D\_calc<= '0';</pre> Per\_ready:= '0'; end if; end if; end PROCESS; ----- Υλοποίηση Τριγωνικού Πίνακα -----G1: for j IN 0 TO P GENERATE G2: for k IN j to P GENERATE D\_trig(j,k)<= 1; end GENERATE; end GENERATE; G3: for I IN 1 TO P GENERATE G4: for m IN 0 TO I-1 GENERATE D\_trig(l,m)<= 0; end GENERATE; end GENERATE; end behavioural; \_\_\_\_\_ 

Προσομοιώνοντας το όλο σύστημα και με βάση τον πίνακα I<sub>d</sub> που προέκυψε από το παραπάνω κύκλωμα προκύπτουν τα παρακάτω αποτελέσματα:



Σχήμα 4.9: Αποτελέσματα προσομοίωσης κυκλώματος D\_calc με το Modelsim

Παρατηρούμε από την παραπάνω προσομοίωση πως προκύπτουν τα παρακάτω αποτελέσματα τα οποία είναι όντως τα επιθυμητά:

 $I_d = [0,5,1,4,3,2].$ 

|       | ٢1 | 0 | 0 | 0 | 0 | ך0 |
|-------|----|---|---|---|---|----|
|       | 0  | 0 | 0 | 0 | 0 | 1  |
| Dor - | 0  | 1 | 0 | 0 | 0 | 0  |
| Per – | 0  | 0 | 0 | 0 | 1 | 0  |
|       | 0  | 0 | 0 | 1 | 0 | 0  |
|       | L0 | 0 | 1 | 0 | 0 | 0] |

Παρατηρούμε πως στον πίνακα Per τα '1' τοποθετούνται στην κάθε σειρά στην θέση που υποδεικνύεται από τα εκάστοτε στοιχεία του πίνακα I<sub>d</sub>.

|         | г1 | 0 | 0 | 0 | 0 | ך0 |   |
|---------|----|---|---|---|---|----|---|
|         | 0  | 0 | 1 | 0 | 0 | 0  |   |
|         | 0  | 0 | 0 | 0 | 0 | 1  |   |
| rei_i - | 0  | 0 | 0 | 0 | 1 | 0  | • |
|         | 0  | 0 | 0 | 1 | 0 | 0  |   |
|         | LO | 1 | 0 | 0 | 0 | 01 |   |

Ο πίνακας Per\_Τ είναι ο ανάστροφος του Per.

|          |       | г1 | 1 | 1 | 1 | 1  | 1  |
|----------|-------|----|---|---|---|----|----|
|          |       | 0  | 1 | 1 | 1 | 1  | 1  |
| D +      | cia – | 0  | 0 | 1 | 1 | 1  | 1  |
| D_trig = |       | 0  | 0 | 0 | 1 | 1  | 1  |
|          |       | 0  | 0 | 0 | 0 | 1  | 1  |
|          |       | L0 | 0 | 0 | 0 | 0  | 1- |
|          | -0    | 0  | 1 | 1 | 1 | 1- |    |
|          | 0     | 0  | T | T | T | 1  |    |
|          | 0     | 0  | 0 | 0 | 0 | 1  |    |
| D =      | 0     | 0  | 0 | 0 | 1 | 1. |    |
|          | 0     | 0  | 0 | 1 | 1 | 1  |    |
|          | LO    | 1  | 1 | 1 | 1 | 1  |    |

Παρατηρούμε πως ο πίνακας D έχει μία λιγότερη γραμμή από αυτές που θα αναμέναμε και αυτό συμβαίνει καθώς την πρώτη του γραμμή δεν την χρειαζόμαστε στο παρακάτω βήμα και γι αυτό την παραλείπουμε.

Τέλος το σήμα ready\_D\_calc ενεργοποιείται μόλις το παρών κύκλωμα ολοκληρώσει τη λειτουργία του. Μόλις γίνει αυτό μπορεί πλέον να ξεκινήσει τη λειτουργία του το επόμενο κύκλωμα.

### 4.3.5 Εξαγωγή μετατοπισμένων διανυσμάτων μεταγωγής

Στο βήμα αυτό εξάγουμε την μετατοπισμένη ακολουθία των διανυσμάτων μεταγωγής V<sub>dj</sub> χρησιμοποιώντας τον πίνακα D τον οποίο υπολογίσαμε στο προηγούμενο βήμα. Αυτό γίνεται με βάση την παρακάτω θεώρηση του πίνακα D:

|     | г1         | 1          |  | ן 1               |  |
|-----|------------|------------|--|-------------------|--|
|     | $u_{d1}^1$ | $u_{d2}^1$ |  | $u^1_{d_{P+1}}$   |  |
| D = | $u_{d1}^2$ | $u_{d2}^2$ |  | $u_{d_{P+1}}^2$   |  |
| 2   | .          |            |  |                   |  |
|     |            |            |  |                   |  |
|     | $u_{d1}^P$ | $u_{d2}^P$ |  | $u_{d_{P+1}}^{P}$ |  |

Ο υπολογισμός της ακολουθίας των διανυσμάτων αυτών γίνεται με την χρησιμοποίηση του παρακάτω τμήματος κώδικα:

------ Δήλωση και Υλοποίηση της Αρχιτεκτονικής που θα χρησιμοποιήσουμε ------

Architecture behavioural of Vd\_extr is

begin

PROCESS(clk)

variable Vd\_reg: array\_Vd:= (OTHERS => (OTHERS => 1));

begin

if(clk'event and clk = '1') then

```
if(reset = '1') then
    if(ready_D_calc = '1') then
     for a in 0 to P LOOP
      for b in 1 to P LOOP
       Vd_reg(a)(b):= D(b,a);
      end LOOP;
     end LOOP;
     ready_Vd_extr<= '1';
    end if;
   else
    ready_Vd_extr<= '0';</pre>
   end if;
  end if;
  Vd<= Vd_reg;
end PROCESS;
end behavioural;
```

Προσομοιώνοντας το όλο σύστημα και με βάση τον πίνακα D που προέκυψε από το παραπάνω κύκλωμα προκύπτουν τα παρακάτω αποτελέσματα:

\_\_\_\_\_

## D V<sub>d</sub> ready\_Vd\_extr



Σχήμα 4.10: Αποτελέσματα προσομοίωσης κυκλώματος Vd\_extr με το Modelsim

Παρατηρούμε από την παραπάνω προσομοίωση πως προκύπτουν τα παρακάτω αποτελέσματα τα οποία είναι όντως τα επιθυμητά:

|      | г0 | 0 | 1 | 1 | 1  | ן1             |
|------|----|---|---|---|----|----------------|
|      | 0  | 0 | 0 | 0 | 0  | 1              |
| D =  | 0  | 0 | 0 | 0 | 1  | 1              |
|      | 0  | 0 | 0 | 1 | 1  | 1              |
|      | L0 | 1 | 1 | 1 | 1  | 1 <sup>]</sup> |
|      | г0 | 0 | 0 | 0 | 0  | 1              |
|      | 0  | 0 | 0 | 0 | 1  |                |
| vd - | 1  | 0 | 0 | 0 | 1  |                |
| vu - | 1  | 0 | 0 | 1 | 1  | •              |
|      | 1  | 0 | 1 | 1 | 1  |                |
|      | L1 | 1 | 1 | 1 | 1- |                |

Προκύπτουν δηλαδή ουσιαστικά τα παρακάτω διανύσματα:

$$V_{d}(1) = [0,0,0,0,0]^{T}$$
  
 $V_{d}(2) = [0,0,0,0,1]^{T}$   
 $V_{d}(3) = [1,0,0,0,1]^{T}$ 

 $V_{d}(4) = [1,0,0,1,1]^{T}$ 

 $V_{d}(5) = [1,0,1,1,1]^{T}$ 

 $V_{d}(6) = [1,1,1,1,1]^{T}$ 

Τέλος το σήμα ready\_Vd\_extr ενεργοποιείται μόλις το παρών κύκλωμα ολοκληρώσει τη λειτουργία του. Μόλις γίνει αυτό μπορεί πλέον να ξεκινήσει τη λειτουργία του το επόμενο κύκλωμα.

#### 4.3.6 Υπολογισμός χρόνων μεταγωγής

Στο βήμα αυτό υπολογίζουμε τα χρονικά διαστήματα για τα οποία θα εφαρμόζονται οι εκάστοτε διακοπτικοί συνδυασμοί. Αυτό το καταφέρνουμε χρησιμοποιώντας το ταξινομημένο διάνυσμα το οποίο υπολογίσαμε στο δεύτερο βήμα της σχεδίασής μας με βάση την παρακάτω σχέση:

Αφαιρώντας τις διαδοχικές γραμμές που προκύπτουν από το παραπάνω σύστημα προκύπτουν οι παρακάτω χρόνοι μεταγωγής:

$$t_{j} = \begin{cases} 1 - uf_{sorted}^{1} \\ uf_{sorted}^{j-1} - uf_{sorted}^{j} \\ uf_{sorted}^{P} \end{cases}$$

Παρατηρούμε πως για τον υπολογισμό των χρόνων μεταγωγής, είναι απαραίτητο μόνο το ταξινομημένο διάνυσμα V<sub>f\_sorted</sub>. Συνεπώς, ξεκινά ο υπολογισμός τους αμέσως μετά την ολοκλήρωση της ταξινόμησης και την δημιουργία του V<sub>f\_sorted</sub>.

Τα χρονικά αυτά διαστήματα υπολογίζονται μέσω του παρακάτω κώδικα:

------ Δήλωση και Υλοποίηση της Αρχιτεκτονικής που θα χρησιμοποιήσουμε -----

Architecture behavioural of t\_calc is

begin

PROCESS(clk)

variable counter: INTEGER;

variable tj\_reg: array\_tj:= (OTHERS => "11111111111111");

begin

if(clk'event and clk = '1') then

```
if(reset = '1') then
```

```
if(ready_Vf_sort = '1') then
     if(ready_t_calc = '0') then
      if(counter = 1) then
       tj_reg(counter):= to_sfixed(1,I,-Q) - Vf_sorted(counter);
       counter:= counter + 1;
      elsif(counter < P + 1) then
       tj_reg(counter):= Vf_sorted(counter - 1) - Vf_sorted(counter);
       counter:= counter + 1;
      elsif(counter = P + 1) then
       tj_reg(counter):= to_sfixed(0,I,-Q) + Vf_sorted(counter - 1);
       counter:= 1;
       ready_t_calc<= '1';</pre>
      end if;
     end if;
    end if;
   else
    counter:= 1;
    ready_t_calc<= '0';
    tj_reg:= (OTHERS => "000000000000");
   end if;
  end if;
  tj<= tj_reg;
 end PROCESS;
end behavioural;
```

\_\_\_\_\_

Προσομοιώνοντας το όλο σύστημα και με βάση το ταξινομημένο διάνυσμα του κλασματικού μέρους της αναφοράς V<sub>f\_sorted</sub>, το οποίο έχει υπολογιστεί από το κύκλωμα Vf\_sort προκύπτουν τα παρακάτω αποτελέσματα:



Σχήμα 4.11: Αποτελέσματα προσομοίωσης κυκλώματος t\_calc με το Modelsim

Παρατηρούμε από την παραπάνω προσομοίωση πως προκύπτουν τα παρακάτω, στρογγυλοποιημένα, αποτελέσματα τα οποία είναι όντως τα επιθυμητά:

 $V_{f_sorted} = [0.75, 0.43, 0.42, 0.27, 0.13].$ 

 $t_j = [0.25, 0.32, 0.01, 0.15, 0.14, 0.13].$ 

Οι χρόνοι αυτοί αντιστοιχούν στο ποσοστό εφαρμογής του εκάστοτε διακοπτικού συνδυασμού αναφορικά με τη συνολική περίοδο διαμόρφωσης.

Παρατηρούμε πως όντως είναι όλοι μεγαλύτεροι του μηδενός αλλά και το γεγονός πως το άθροισμα όλων αυτών των χρονικών διαστημάτων ισούται με την μονάδα.

# 4.3.7 Υπολογισμός διανυσμάτων μεταγωγής

Στο βήμα αυτό υπολογίζουμε την τελική ακολουθία διανυσμάτων μεταγωγής με βάση την παρακάτω σχέση:

 $V_{sj} = V_i + V_{dj}$ 

#### Όπου

```
V<sub>sj</sub> : Τελική ακολουθία διανυσμάτων μεταγωγής.
V<sub>i</sub>: Ακέραιο μέρος του διανύσματος αναφοράς V<sub>r</sub>.
V_{\text{dj}}: Μετατοπισμένα διανύσματα μεταγωγής.
Η ακολουθία αυτή των διανυσμάτων υπολογίζεται μέσω του παρακάτω τμήματος κώδικα:
------ Δήλωση και Υλοποίηση της Αρχιτεκτονικής που θα χρησιμοποιήσουμε -----
Architecture behavioural of Vs_calc is
 begin
 PROCESS(clk)
  variable Vs_reg: array_Vs:= (OTHERS => (OTHERS => 2));
   begin
    if(clk'event and clk = '1') then
     if(reset = '1') then
      if(ready_Vd_extr = '1') then
       for a in 0 to P LOOP
        for b in 1 to P LOOP
         Vs_reg(a)(b):= Vi(b) + Vd(a)(b);
        end LOOP;
       end LOOP;
       --Vs<= Vs_reg;
       ready_Vs_calc<= '1';</pre>
      end if;
     else
      Vs_reg:=(OTHERS => (OTHERS => -2));
      ready_Vs_calc<= '0';</pre>
     end if;
    end if;
128
```

Vs<= Vs\_reg; end PROCESS; end behavioural;

Προσομοιώνοντας το όλο σύστημα και με βάση το ακέραιο μέρος της αναφοράς που υπολογίσαμε στο κύκλωμα Vr\_dec αλλά και την ακολουθία των μετατοπισμένων διανυσμάτων V<sub>d</sub> που υπολογίσαμε στο κύκλωμα Vd\_extr προκύπτουν τα παρακάτω αποτελέσματα:



Σχήμα 4.12: Αποτελέσματα προσομοίωσης κυκλώματος Vs\_calc με το Modelsim

Παρατηρούμε από την παραπάνω προσομοίωση πως προκύπτουν τα παρακάτω αποτελέσματα τα οποία είναι όντως τα επιθυμητά:

 $V_i = [1, 1, -1, -2, -1].$ 0 0 Vd = L1 1-

|      | г1    | 1 | -1 | -2 | –1ך |   |
|------|-------|---|----|----|-----|---|
| Vs = | 1     | 1 | -1 | -2 | 0   |   |
|      | 2     | 1 | -1 | -2 | 0   |   |
|      | 2     | 1 | -1 | -1 | 0   | • |
|      | 2     | 1 | 0  | -1 | 0   |   |
|      | $L_2$ | 2 | 0  | -1 | 0 ] |   |

Προκύπτουν δηλαδή ουσιαστικά τα παρακάτω διανύσματα:

$$V_{s}(1) = [1,1,-1,-2,-1]^{T}$$

$$V_{s}(2) = [1,1,-1,-2,0]^{T}$$

$$V_{s}(3) = [2,1,-1,-2,0]^{T}$$

$$V_{s}(4) = [2,1,-1,-1,0]^{T}$$

$$V_{s}(5) = [2,1,0,-1,0]^{T}$$

$$V_{s}(6) = [2,2,0,-1,0]^{T}$$

Παρατηρούμε πως όπως αναμέναμε και είχαμε τονίσει παραπάνω, από διάνυσμα σε διάνυσμα έχουμε μόνο μία αλλαγή τιμής κάτι που οδηγεί σε μεγάλη μείωση των απωλειών του συστήματος.

Επίσης όπως έχουμε αναφέρει και παραπάνω, τα διανύσματα αυτά μας δίνουν την κανονικοποιημένη τιμή της τάσης εξόδου στην οποία πρέπει να βρίσκεται η κάθε φάση. Ο προγραμματισμός των διακοπτών για την επίτευξη αυτής της τάσης, διαφέρει από τοπολογία σε τοπολογία αναστροφέα. Οι πιο συχνά παρατηρούμενες τοπολογίες πολυεπίπεδων αναστροφέων παρουσιάζονται παρακάτω:

# Αναστροφείς Πολλαπλών Επιπέδων με Διόδους Περιορισμού(Diode-Clamped Multilevel Inverters,DCMI):

Σε αυτή την τοπολογία χρησιμοποιούνται οι λεγόμενες δίοδοι περιορισμού οι οποίες εξασφαλίζουν σταθερή τάση αποκοπής στα άκρα κάθε ημιαγώγιμου διακόπτη. Χαρακτηριστικό της τοπολογίας αυτής είναι το γεγονός πως για την επίτευξη του κάθε επιπέδου τάσης είναι απαραίτητη η αγωγή συγκεκριμένων διακοπτικών στοιχείων. Το σκέλος μίας φάσης ενός αναστροφέα με διόδους περιορισμού m επιπέδων τάσης παρουσιάζεται στο παρακάτω σχήμα:



Σχήμα 4.13: Ένα σκέλος μίας φάσης ενός αναστροφέα με διόδους περιορισμού m επιπέδων τάσης(DCMI)

Αναστροφείς πολλαπλών επιπέδων με πυκνωτές περιορισμού(Flying-Capacitors Multilevel Inverters, FCMI):

Ο αναστροφέας πολλαπλών επιπέδων με πυκνωτές περιορισμού, ή αλλιώς με πλωτούς πυκνωτές, είναι μία παραλλαγή του αναστροφέα DCMI. Αντί των διόδων περιορισμού οι αναστροφείς FCMI διαθέτουν πυκνωτές. Χαρακτηριστικό της τοπολογίας αυτής είναι πως σε αντίθεση με τον DCMI αναστροφέα το κάθε επίπεδο τάσης μπορεί να δημιουργηθεί από διάφορους διακοπτικούς συνδυασμούς και όχι μόνο από κάποιο συγκεκριμένο. Το κύκλωμα του τριφασικού αναστροφέα FCMI πέντε επιπέδων παρουσιάζεται παρακάτω:



Σχήμα 4.14: Τριφασικός αναστροφέας FCMI πέντε επιπέδων

Αναστροφείς πολλαπλών επιπέδων αποτελούμενοι από επιμέρους μονοφασικούς αναστροφείς συνδεδεμένους σε σειρά με ανεξάρτητες πηγές τάσης τροφοδοσίας(Multilevel Inverters using Cascaded-Inverters with Separated DC Sources, SDCSMI):

Οι SDCSMI αναστροφείς συνθέτουν την επιθυμητή τάση εξόδου τροφοδοτούμενοι από ένα σύνολο ανεξαρτήτων πηγών DC τάσης, πηγές οι οποίες μπορεί να σχετίζονται με συσσωρευτές, με κυψέλες υδρογόνου ή με φωτοβολταϊκές κυψέλες. Οι αναστροφείς αυτοί αποτελούνται από μονάδες αναστροφέων που οι έξοδοί τους είναι συνδεδεμένες σε σειρά. Το κύκλωμα ισχύος μίας φάσης ενός SDCSMI αναστροφέα που έχει υλοποιηθεί από μονάδες μονοφασικού αναστροφέα πλήρους γέφυρας παρουσιάζεται παρακάτω:



Σχήμα 4.15: Κύκλωμα ισχύος μίας φάσης SDCSMI αναστροφέα που έχει υλοποιηθεί από μονάδες μονοφασικού αναστροφέα πλήρους γέφυρας

## 4.4 Προσομοίωση και πειραματική διαδικασία της διφασικής SVPWM τεχνικής

Στο σημείο αυτό για να γίνουν πιο εμφανή τα παραπάνω θα παρουσιάσουμε την περίπτωση που αναλύσαμε εκτενώς και στο τρίτο κεφάλαιο, το χειρισμό δηλαδή των διακοπτών του μονοφασικού αναστροφέα S1,S2,S3,S4. Για να το πετύχουμε αυτό κάνουμε κάποιες μικρές αλλαγές στην ήδη υπάρχουσα σχεδίασή μας οι οποίες παρουσιάζονται παρακάτω. Επίσης τα αποτελέσματα που λαμβάνουμε από την υλοποίηση αυτή τα παρατηρούμε με την χρήση του εργαλείου προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter Edition, αλλά και μέσω του παλμογράφου αφού πρώτα έχουμε "φορτώσει" τη σχεδίασή μας στο FPGA Spartan 6 XC6LX16-CS324.

#### 4.4.1 Αποτελέσματα προσομοίωσης σχεδίασης

Όπως αναφέραμε και παραπάνω, θα μελετήσουμε την περίπτωση παραγωγής των παλμών που αφορούν στο χειρισμό του μονοφασικού αναστροφέα του σχήματος 3.1. Για να το πετύχουμε αυτό θα πρέπει να θέσουμε τον αριθμό των φάσεων(a,b) που χρησιμοποιούντα από τη σχεδίασή μας σε δύο αλλά και των αριθμό των επιπέδων σε τρία(1,0,-1). Αυτό γίνεται μέσω του πακέτου svpwm\_constants με τις παρακάτω δηλώσεις:

### CONSTANT N: INTEGER RANGE 0 TO 127:= 3; -- Number of levels of the converter.

#### CONSTANT P: INTEGER RANGE 0 TO 127:= 2; -- Number of phases of the converter.

Εκτός αυτού, εισάγαμε στο στοιχείο NP\_SVPWM, στο οποίο καλούνται όλα τα στοιχεία της σχεδίασης, ως εξόδους τέσσερα σήματα στα οποία αναμένουμε να λάβουμε τους επιθυμητούς παλμούς χειρισμού των διακοπτών.

Τέλος προσθέσαμε ένα μικρό τμήμα κώδικα το οποίο επιτρέπει την αγωγή ή την αποκοπή των εκάστοτε διακοπτών για το ανάλογο χρονικό διάστημα το οποίο προέκυψε στο διάνυσμα t<sub>j</sub>. Αυτό που ουσιαστικά πραγματοποιούμε είναι να εφαρμόζουμε τις λογικές τιμές που προκύπτουν από το διάνυσμα V<sub>d</sub> για τα κατάλληλα χρονικά διαστήματα. Επίσης επειδή θέλουμε σε κάθε αλλαγή να μεταβάλλεται η κατάσταση ενός μόνο διακόπτη, ώστε να μειώνονται οι απώλειες μεταγωγής, αλλά και επειδή γνωρίζουμε ο πρώτος και ο τρίτος συνδυασμός που προκύπτουν είναι οι μηδενικές ακολουθίες (V<sub>d1</sub> = [0,0], V<sub>d3</sub> = [1,1]) υλοποιούμε την παρακάτω ακολουθία αγωγής:

1)  $V_{d1}$  = [0,0] για χρόνο  $t_0/2$ .

2)  $V_{d2}$  το οποίο προκύπτει ανάλογα με το σήμα αναφοράς [0,1] ή [1,0].

4) V<sub>d3</sub> = [1,1] για χρόνο t<sub>1</sub>/2.

5)  $V_{d2}$  το οποίο προκύπτει ανάλογα με το σήμα αναφοράς [0,1] ή [1,0].

6) V<sub>d1</sub> = [0,0] για χρόνο t<sub>0</sub>/2.

Από τα παραπάνω γίνεται λοιπόν προφανές πως κάθε φορά συντελείται μία μόνο αλλαγή κατάστασης διακόπτη. Επίσης να τονίσουμε πως παρατηρούμε δύο τιμές να εμφανίζονται για των χειρισμό των τεσσάρων διακοπτών και όχι τέσσερεις. Αυτό συμβαίνει καθώς με τον αλγόριθμο που υλοποιούμε υπολογίζουμε μόνο τους παλμούς των διακοπτών του άνω σκέλους του αναστροφέα του σχήματος 3.1(S1,S3) καθώς οι αντίστοιχοι του κάτω σκέλους(S2,S4) είναι συμπληρωματικοί αυτών.

Όταν προσομοιώσαμε τον κώδικα με τις παραπάνω αλλαγές με το εργαλείο προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter Edition πήραμε τα παρακάτω αποτελέσματα:



Σχήμα 4.16: Παλμοί διακοπτών S1,S3 του μονοφασικού αναστροφέα με την τεχνική SVPWM μέσω του εργαλείου προσομοίωσης Modelsim

Τα αποτελέσματα που προκύπτουν από την παραπάνω προσομοίωση παρουσιάζονται παρακάτω:

 $t_j = [0.568359, 0.300781, 0.130859]$ 

 $V_{d} = \{0,0\} \{1,0\} \{1,1\}$ 

Παρατηρώντας το παραπάνω σχήμα βλέπουμε πως όντως ο διακοπτικός συνδυασμός {0,0} διαρκεί περισσότερο από τους άλλους δύο, ο συνδυασμός {1,0} έρχεται δεύτερος σε διάρκεια, ενώ ο {1,1} τρίτος. Αυτό είναι σε απόλυτη αντιστοιχία με τους χρόνους που προκύπτουν από το διάνυσμα t<sub>j</sub>. Επίσης παρατηρούμε πως όπως αναμέναμε κάθε φορά που αλλάζει ο διακοπτικός συνδυασμός υπάρχει μόνο μία αλλαγή κατάστασης διακόπτη.

Τέλος για μεγαλύτερη πληρότητα παρουσιάζουμε και ένα γενικό στιγμιότυπο της παραπάνω προσομοίωσης στο οποίο έχουμε προσθέσει το σύνολο και των 4 παλμών των διακοπτών(S1,S2,S3,S4).





Σχήμα 4.17: Παλμοί διακοπτών S1,S2,S3,S4 της τεχνικής SVPWM για μονοφασικό αναστροφέα μέσω του εργαλείου προσομοίωσης

Από το παραπάνω σχήμα γίνεται εμφανής η συμπληρωματικότητα που παρουσιάζουν οι παλμοί S2 και S4 προς τους νωρίτερα υπολογισμένους S1 και S3 αντίστοιχα.

# 4.4.2 Αναφορά χρησιμοποίησης συσκευής

Μετά τη σύνθεση της σχεδίασής μας την οποία κάναμε μέσα από το εργαλείο ISE Design Suite της Xilinx προέκυψε μία αναφορά με τα λογικά μπλοκ τα οποία θα χρησιμοποιηθούν για την υλοποίηση στο FPGA. Τα στοιχεία της αναφορά αυτής παρουσιάζονται παρακάτω:

| Slice Logic Utilization                | Used | Available | Utilization |
|----------------------------------------|------|-----------|-------------|
| Number of Slice Registers              | 288  | 18,224    | 1%          |
| Number used as Flip Flops              | 288  |           |             |
| Number used as Latches                 | 0    |           |             |
| Number used as Latch-thrus             | 0    |           |             |
| Number used as AND/OR logics           | 0    |           |             |
| Number of Slice LUTs                   | 509  | 9,112     | 5%          |
| Number used as logic                   | 491  | 9,112     | 5%          |
| Number using O6 output only            | 166  |           |             |
| Number using O5 output only            | 219  |           |             |
| Number using O5 and O6                 | 106  |           |             |
| Number used as ROM                     | 0    |           |             |
| Number used as Memory                  | 0    | 2,176     | 0%          |
| Number used exclusively as route-thrus | 18   |           |             |

| Number with same-slice register load  | 5   |        |     |
|---------------------------------------|-----|--------|-----|
| Number with same-slice carry load     | 13  |        |     |
| Number with other load                | 0   |        |     |
| Number of occupied Slices             | 182 | 2,278  | 7%  |
| Number of MUXCYs used                 | 368 | 4,556  | 8%  |
| Number of LUT Flip Flop pairs used    | 531 |        |     |
| Number with an unused Flip Flop       | 255 | 531    | 48% |
| Number with an unused LUT             | 22  | 531    | 4%  |
| Number of fully used LUT-FF pairs     | 254 | 531    | 47% |
| Number of unique control sets         | 15  |        |     |
| Number of slice register sites lost   | 40  | 18,224 | 1%  |
| to control set restrictions           |     |        |     |
| Number of bonded IOBs                 | 72  | 232    | 31% |
| Number of LOCed IOBs                  | 6   | 72     | 8%  |
| Number of RAMB16BWERs                 | 0   | 32     | 0%  |
| Number of RAMB8BWERs                  | 0   | 64     | 0%  |
| Number of BUFIO2/BUFIO2_2CLKs         | 0   | 32     | 0%  |
| Number of BUFIO2FB/BUFIO2FB_2CLKs     | 0   | 32     | 0%  |
| Number of BUFG/BUFGMUXs               | 1   | 16     | 6%  |
| Number used as BUFGs                  | 1   |        |     |
| Number used as BUFGMUX                | 0   |        |     |
| Number of DCM/DCM_CLKGENs             | 0   | 4      | 0%  |
| Number of ILOGIC2/ISERDES2s           | 0   | 248    | 0%  |
| Number of IODELAY2/IODRP2/IODRP2_MCBs | 0   | 248    | 0%  |
| Number of OLOGIC2/OSERDES2s           | 0   | 248    | 0%  |
| Number of BSCANs                      | 0   | 4      | 0%  |
| Number of BUFHs                       | 0   | 128    | 0%  |
| Number of BUFPLLs                     | 0   | 8      | 0%  |
| Number of BUFPLL_MCBs                 | 0   | 4      | 0%  |
| Number of DSP48A1s                    | 4   | 32     | 12% |
| Number of ICAPs                       | 0   | 1      | 0%  |
| Number of MCBs                        | 0   | 2      | 0%  |
| Number of PCILOGICSEs                 | 0   | 2      | 0%  |
| Number of PLL_ADVs                    | 0   | 2      | 0%  |
| Number of PMVs                        | 0   | 1      | 0%  |
| Number of STARTUPs                    | 0   | 1      | 0%  |
| Number of SUSPEND_SYNCs               | 0   | 1      | 0%  |
| Average Fanout of Non-Clock Nets      | 3.2 |        |     |

Πίνακας 4.1: Χρησιμοποιούμενοι πόροι της συσκευής για την υλοποίηση της διφασικής SVPWM τεχνικής

## 4.4.3 Αποτελέσματα πειραματικής διαδικασίας

Στο σημείο αυτό, αφού προσομοιώσαμε τον κώδικα που υλοποιεί την SVPWM τεχνική είμαστε σε θέση να "φορτώσουμε" τον κώδικα αυτό στο FPGA και να παρατηρήσουμε στον παλμογράφο αν όντως τα αποτελέσματα που είδαμε στην προσομοίωση, ισχύουν και στην πράξη. Για το σκοπό αυτό χρησιμοποιήσαμε το FPGA Spartan 6 XC6LX16-CS324 το οποίο μας δίνει την δυνατότητα να χρησιμοποιήσουμε και αριθμούς κινητής υποδιαστολής στη σχεδίασή μας. Για να υλοποιήσουμε τη σχεδίαση στο FPGA ακολουθήσαμε όλα τα βήματα που περιγράψαμε στο 1° κεφάλαιο και συνδέσαμε μέσω του αρχείου περιορισμού τα σήματα που υπολογίζουν τους παλμούς των τεσσάρων διακοπτών(S1,S2,S3,S4) με τέσσερεις ακροδέκτες του FPGA όπως και στην περίπτωση της SPWM τεχνικής.

Μετά την παραγωγή του αρχείου προγραμματισμού της συσκευής "τρέξαμε" την εφαρμογή μας και προέκυψαν στον παλμογράφο τα αποτελέσματα, τα οποία αφορούν στους παλμούς οδήγησης των ημιαγωγικών διακοπτών.

Όπως και στην τεχνική SPWM παρουσιάζουμε δύο στιγμιότυπα τα οποία αναφέρονται στους παλμούς οδήγησης των ζευγών διακοπτών S1-S2 και S3-S4. Τα αποτελέσματα των παλμών αυτών τα οποία παρατηρήθηκαν στον παλμογράφο παρουσιάζονται παρακάτω:

## Ζεύγος S1-S2:

Τα αποτελέσματα που προέκυψαν για το ζεύγος αυτό και τα οποία παρατηρήθηκαν με τη βοήθεια του παλμογράφου παρουσιάζονται στο παρακάτω σχήμα:



Σχήμα 4.18: Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S1-S2 της SVPWM τεχνικής

Παρατηρούμε πως υπάρχει απόλυτη συμφωνία με τα αναμενόμενα αποτελέσματα, τα οποία προέκυψαν στην προσομοίωση, καθώς από τη μία το διάστημα αγωγής του παλμού γα το χειρισμό του διακόπτη S1 είναι λίγο μεγαλύτερο χρονικά από το αντίστοιχο για το διακόπτη S2 και από την άλλη παρατηρούμε τη συμπληρωματικότητα που παρουσιάζουν οι δύο αυτοί παλμοί, πράγμα απαραίτητο για την αποφυγή βραχυκυκλωμάτων.

## Ζεύγος S3-S4:

Τα αποτελέσματα που προέκυψαν για το ζεύγος αυτό και τα οποία παρατηρήθηκαν με τη βοήθεια του παλμογράφου παρουσιάζονται στο παρακάτω σχήμα:



#### Σχήμα 4.19: Απεικόνιση στον παλμογράφο του συμπληρωματικού ζεύγους παλμών S3-S4 της SVPWM τεχνικής

Και εδώ, όπως και στο παραπάνω σχήμα, παρατηρούμε πως οι παλμοί που προκύπτουν για το χειρισμό του ζεύγους S3-S4 είναι οι αναμενόμενοι. Βλέπουμε πως το διάστημα αγωγής για το χειρισμό του διακόπτη S3 είναι αισθητά μικρότερο χρονικά από το αντίστοιχο για το χειρισμό του S4 αλλά επίσης παρατηρούμε και τη συμπληρωματικότητα που παρουσιάζουν οι δύο αυτοί παλμοί.

#### 4.5 Υλοποίηση της SVPWM με το Matlab Simulink

Για να ολοκληρώσουμε την αναφορά μας στην τεχνική SVPWM την οποία μελετήσαμε στο παρόν κεφάλαιο θα την υλοποιήσουμε και με εργαλείο Simulink του Matlab. Στη λογική της υλοποίησης αυτής δεν αλλάζει τίποτα από όσα έχουμε ήδη αναφέρει και αφορούν στον αλγόριθμο της σχεδίασης. Το ολικό μοντέλο αποτελείται από δύο τμήματα όπου το ένα εσωκλείεται στο άλλο κάτι το οποίο γίνεται ευκολότερα κατανοητό από το παρακάτω σχήμα:



Σχήμα 4.20: Μπλοκ Διάγραμμα της Πολυφασικής Πολυεπίπεδης SVPWM

Με βάση το παραπάνω σχήμα καταλαβαίνουμε πως τα δύο τμήματα από τα οποία αποτελείται το μοντέλο το οποίο υλοποιούμε είναι τα εξής:

1) SVPWM Τεχνική Ν Επιπέδων και Ρ Φάσεων.

2) SVPWM Τεχνική 2 Επιπέδων και Ρ Φάσεων.

Παρατηρούμε πως η SVPWM των 2 επιπέδων και Ρ φάσεων αποτελεί συστατικό στοιχείο της SVPWM των Ν επιπέδων και Ρ φάσεων.

To Simulink μοντέλο για την υλοποίηση της SVPWM τεχνικής παρουσιάζεται παρακάτω:



Σχήμα 4.21: Simulink μοντέλο της υλοποίησης στο υλικό του SVPWM αλγορίθμου

# ΚΕΦΑΛΑΙΟ 5°

## ΣΥΝΟΨΗ , ΣΥΜΠΕΡΑΣΜΑΤΑ ΚΑΙ ΜΕΛΛΟΝΤΙΚΗ ΕΡΓΑΣΙΑ

#### 5.1 Σύνοψη και συμπεράσματα

Στην παρούσα διπλωματική εργασία ασχοληθήκαμε με την υλοποίηση, μέσω της γλώσσας περιγραφής υλικού VHDL αλλά και την χρησιμοποίηση FPGA, τριών τεχνικών που εφαρμόζονται ευρέως στα ηλεκτρονικά ισχύος. Αυτές κατά σειρά είναι οι παρακάτω:

- 1) PWM(Pulse Width Modulation) Τεχνική.
- 2) SPWM(Sinusoidal Pulse Width Modulation) Τεχνική.
- 3) SVPWM(Space Vector Pulse Width Modulation) Τεχνική.

Η PWM τεχνική ουσιαστικά ελέγχει την αγωγή και την αποκοπή ενός διακόπτη ανάλογα με το duty cycle το οποίο δίνεται από τον χρήστη. Η υλοποίηση αυτή βασίζεται στη χρήση ενός ή δύο μετρητών οι οποίοι συγκρινόμενοι με το επιθυμητό duty cycle δίνουν το κατάλληλο αποτέλεσμα στην έξοδο. Στην παρούσα εργασία η υλοποίηση αυτή έγινε με ένα τρόπο. Τα θεωρητικώς αναμενόμενα αποτελέσματα τα επαληθεύσαμε μέσω προσομοίωσης αλλά και μέσω απεικόνισης στον παλμογράφο αφού πρώτα είχαμε υλοποιήσει τη σχεδίαση μας στο FPGA Spartan 3E.

Η δεύτερη τεχνική την οποία υλοποιήσαμε είναι η ημιτονοειδής διαμόρφωση εύρους παλμών(SPWM). Στην τεχνική αυτή οι επιθυμητοί παλμοί στην έξοδο προκύπτουν από την σύγκριση ενός ημιτονοειδούς με ένα τριγωνικό σήμα. Το τριγωνικό σήμα υλοποιείται εύκολα με τη χρήση ενός μετρητή και λαμβάνοντας υπ' όψιν το ρολόι της σχεδίασης. Το κρίσιμο σημείο της όλης σχεδίασης έχει να κάνει με την υλοποίηση του ημιτονοειδούς σήματος.

Στην παρούσα εργασία παρουσιάσαμε δύο τρόπους για την υλοποίηση αυτή. Στον πρώτο τρόπο χρησιμοποιήσαμε μία μνήμη ROM με 1000 δείγματα ημιτόνου τα οποία είχαν υπολογιστεί προηγουμένως μέσω άλλου προγράμματος. Το πλεονέκτημα της μεθόδου αυτής έγκειται στο γεγονός πως δεν χρειάζεται να υπολογίζουμε τιμές ημιτόνου κατά την υλοποίηση του κώδικά μας καθώς αυτές είναι ήδη υπολογισμένες. Κατά συνέπεια μειώνονται οι απαιτούμενοι πόροι για την πραγματοποίηση της σχεδίασης αυτής. Το μειονέκτημα όμως είναι πως δεν υπολογίζουμε με τόση ακρίβεια τα σημεία τομής του ημιτονοειδούς σήματος με το τριγωνικό καθώς τα σημεία του ημιτονοειδούς σήματος που χρησιμοποιούμε είναι σταθερά και υπολογισμένα. Στον δεύτερο τρόπο υλοποίησης του ημιτονοειδούς σήματος με το τριγωνικό καθώς τα σημεία του ημιτονοειδούς σήματος που χρησιμοποιούμε είναι σταθερά και υπολογισμένα. Στον δεύτερο τρόπο υλοποίησης του ημιτονοειδούς σήματος του αλγορίθμου CORDIC μέσω του Core Generator που προσφέρει το εργαλείο ISE Design Suite της Xilinx. Για το πρώτο μισό της πρώτης περιόδου του ημιτόνου, κάθε φορά που παρατηρούσαμε τομή μεταξύ του ημιτονοειδούς και του τριγωνικού σήματος αποθηκεύαμε την τιμή αυτή στον ανάλογο πίνακα(ανάλογα με τον αν η τιμή αφορούσε στο 1° ή το 2° ημίτονο). Μετά το πέρας του πρώτου μισού της πρώτης περιόδου του ημιτόνου

σταματούσαμε τον υπολογισμό των τιμών μέσω του αλγορίθμου CORDIC και χρησιμοποιούσαμε πλέον τις αποθηκευμένες στους δύο πίνακες τιμές.

Για την επαλήθευση των θεωρητικώς αναμενομένων αποτελεσμάτων πραγματοποιήσαμε δύο προσομοιώσεις. Η πρώτη έγινε με το εργαλείο προσομοίωσης PSim και συμβάλει κυρίως στην ανάδειξη των αναμενόμενων αποτελεσμάτων. Αξίζει να σημειώσουμε πως μέσω του εργαλείου αυτού λαμβάνουμε μία πιο ακριβή εικόνα για τα αναμενόμενα αποτελέσματα, καθώς τα στοιχεία τα οποία χρησιμοποιούμε είναι μη ιδανικά. Η δεύτερη πραγματοποιήθηκε με το εργαλείο προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter Edition και τα ενδεικτικά στιγμιότυπα των δύο μεθόδων που παρουσιάστηκαν, επαλήθευσαν τα θεωρητικώς αυτών υλοποιήσαμε τις σχεδιάσεις μας και τα αποτελέσματα που προέκυψαν μέσω του PSim. Εκτός αυτών υλοποιήσαμε τις σχεδιάσεις μας και στο FPGA Spartan 6 XC6LX16-CS324 μέσω του οποίου μπορέσαμε να τα απεικονίσουμε και εδώ πως δεν χρησιμοποιήσαμε το Spartan 3Ε αλλά το Spartan 6 καθώς το πρώτο δεν υποστηρίζει την βιβλιοθήκη ieee\_proposed μέσω της οποίας μας δίνεται η δυνατότητα να χρησιμοποιήσουμε αριθμούς κινητής αλλά και σταθερής υποδιαστολής όπως στις προκείμενες σχεδιάσεις.

Η τρίτη και τελευταία τεχνική την οποία υλοποιήσαμε είναι η διαμόρφωση εύρους παλμών με χωρικά διανύσματα(SVPWM). Ιδιαίτερο χαρακτηριστικό της τεχνικής αυτής είναι πως είναι παραμετρική, πολυφασική και πολυεπίπεδη. Δίνεται δηλαδή η δυνατότητα στο χρήστη μεταβάλλοντας τις τιμές δύο μεταβλητών να αλλάξει τον αριθμό των επιπέδων αλλά και των φάσεων της σχεδίασης κάτι που δίνει ιδιαίτερη ευελιξία και προσαρμοστικότητα στον κώδικά μας. Στόχος της τεχνικής αυτής είναι η όσο το δυνατόν καλύτερη προσέγγιση του σήματος αναφοράς το οποίο έρχεται ως είσοδος της σχεδίασής μας. Για να το πετύχουμε αυτό ακολουθούμε έξι βήματα τα οποία υλοποιούνται από έξι διαφορετικά κυκλώματα το καθένα από τα οποία υλοποιεί μία συγκεκριμένη λειτουργία. Το κάθε ένα από αυτά τα κυκλώματα χρειάζεται συνήθως για την πραγμάτωση της λειτουργίας του, αποτελέσματα που ανάλογα το κάθε κύκλωμα για το αν τα απαραίτητα για τη λειτουργία του στοιχεία είναι ή όχι.

Ουσιαστικά ο σκοπός της τεχνικής είναι να πετύχουμε τον κατάλληλο συνδυασμό αγωγής, και για το κατάλληλο χρονικό διάστημα, των ημιαγωγικών διακοπτών του αναστροφέα που θα χρησιμοποιείται ανάλογα πάντα με την εφαρμογή ώστε το σήμα που θα λαμβάνουμε στην έξοδο να προσεγγίζει όσον το δυνατόν καλύτερα το σήμα της αναφοράς που δεχόμαστε στην είσοδο. Συνοπτικά αυτό επιτυγχάνεται με την ακόλουθη διαδικασία: Αρχικά αποσυνθέτουμε το σήμα της αναφοράς σε ακέραιο και κλασματικό μέρος. Το κλασματικό μέρος το διατάσουμε με τη χρήση του αλγορίθμου της φυσαλίδας(bubblesort) σε φθίνουσα σειρά και μέσω του ταξινομημένου πλέον διανύσματος εξάγουμε τους χρόνους αγωγής του εκάστοτε διακοπτικού συνδυασμού. Από τις μετατοπίσεις που έλαβαν χώρα κατά τη δημιουργία του κατά φθίνουσα σειρά ταξινομημένου διανύσματος δημιουργούμε έναν πίνακα από τον οποίο λαμβάνουμε τα μετατοπισμένα πλέον διανύσματα μεταγωγής. Τέλος, με τη χρήση των μετατοπισμένων αυτών διανυσμάτων μεταγωγής αλλά και του ακεραίου μέρους του σήματος της κανονικοποιημένης τάσης εξόδου της εκάστοτε φάσης. Στο σημείο αυτό διανύσματα που αλαμβάνουμε τα σύμα του διανύσματα που διανύσματα που σηματος αναφοράς παράγουμε τα τελικά διακοπτικά διανύσματα που προσδιορίζουν την τιμή του ακεραίου βήματος της κανονικοποιημένης τάσης εξόδου της εκάστοτε φάσης. Στο σημείο αυτό αξίζει να σημειώσουμε πως η τεχνική αυτή είναι υλοποιημένη με τέτοιο τρόπο ώστε να επιτυγχάνεται το

επιθυμητό αποτέλεσμα με τις λιγότερες δυνατές μεταβολές των διακοπτών, επιτυγχάνοντας με αυτό τον τρόπο την ελαχιστοποίηση των διακοπτικών απωλειών.

Μετά την υλοποίηση των τεχνικών SPWM και SVPWM παρατηρήσαμε τα εξής:

- Η τεχνική SPWM που υλοποιείται με τη χρήση της μνήμης ROM χρησιμοποιεί λιγότερους πόρους του FPGA αλλά υστερεί σε ακρίβεια σε σχέση με αυτή που χρησιμοποιεί δυναμικό υπολογισμό δειγμάτων. Η επιλογή της μίας ή της άλλης τεχνικής έχει να κάνει με το τι θεωρεί σημαντικότερο για την εφαρμογή του ο χρήστης.
- Η τεχνική SVPWM παρότι δεσμεύει περισσότερους πόρους του FPGA σε σχέση με τις άλλες δύο τεχνικές είναι αισθητά αποδοτικότερη και μας παρέχει εκτός των άλλων τη δυνατότητα να μεταβάλλουμε τον αριθμό των φάσεων αλλά και των επιπέδων της σχεδίασής μας ανάλογα με τις απαιτήσεις της εκάστοτε εφαρμογής.

# 5.2 Μελλοντική εργασία

Στην παρούσα διπλωματική εργασία ασχοληθήκαμε με την σχέση και την εφαρμογή που μπορούν να έχουν τα FPGA στα ηλεκτρονικά ισχύος. Υλοποιήσαμε τρεις τεχνικές διαμόρφωσης εύρους παλμών οι οποίες εφαρμόζονται ευρέως στα ηλεκτρονικά ισχύος. Τις τεχνικές αυτές τις υλοποιήσαμε με την χρήση της γλώσσας περιγραφής υλικού VHDL και τα αναμενόμενα θεωρητικά αποτελέσματα τα επαληθεύσαμε με τη χρήση του εργαλείου προσομοίωσης Modelsim Altera 10.0c(Quartus II 11.1) Starter Edition αλλά και με την πραγματική τους υλοποίηση στα FPGA Spartan 3E και Spartan 6 XC6LX16-CS324 και απεικόνισή τους στον παλμογράφο.

Μελλοντικό λοιπόν στόχο αποτελεί η εφαρμογή των τεχνικών αυτών με την χρήση FPGA σε μονοφασικούς, τριφασικούς αλλά και πολυφασικούς και πολυεπίπεδους αναστροφείς ώστε να επαληθεύσουμε και στην πράξη τα όσα υλοποιήσαμε στην εργασία αυτή. Επίσης θα θέλαμε να συγκρίνουμε τα αποτελέσματα που θα λάβουμε με την χρήση του FPGA με τα αντίστοιχα που θα προκύψουν από την χρησιμοποίηση ενός επεξεργαστή ψηφιακού σήματος(DSP) και να αναδείξουμε τα τυχόν πλεονεκτήματα που θα προκύψουν. Να αναδείξουμε δηλαδή λόγους για τους οποίους θα ήταν επικερδής και ωφέλιμη η αντικατάσταση σε ορισμένες εφαρμογές των χρησιμοποιούμενων DSP από FPGA. Τέλος επέκταση της εργασίας αυτής θα ήταν και η υλοποίηση και άλλων τεχνικών που αφορούν στα ηλεκτρονικά ισχύος και έχουν να κάνουν κυρίως με τον έλεγχο κινητήρων και άλλων μηχανών.
# ΠΑΡΑΡΤΗΜΑ

| VHDL Κώδικας της SPWM τεχνικής με χρήση ROM                |
|------------------------------------------------------------|
| Δήλωση των απαραίτητων Βιβλιοθηκών και Πακέτων             |
| library IEEE;                                              |
| use IEEE.STD_LOGIC_1164.ALL;                               |
| use IEEE.STD_LOGIC_ARITH.ALL;                              |
| use IEEE.STD_LOGIC_UNSIGNED.ALL;                           |
| use IEEE.NUMERIC_STD.all;                                  |
|                                                            |
| library ieee_proposed;                                     |
| use ieee_proposed.fixed_float_types.all;                   |
| use ieee_proposed.fixed_pkg.all;                           |
|                                                            |
| library std;                                               |
| use std.standard.all;                                      |
|                                                            |
| Δήλωση της Ενότητας που θα χρησιμοποιήσουμε                |
| entity ROM_1000_Deadband_Synthesis is                      |
| GENERIC (ma: INTEGER := 70); ma%                           |
| Port (CLK: in STD_LOGIC;                                   |
| reset: in STD_LOGIC;                                       |
| \$1,\$2,\$3,\$4: inout STD_LOGIC);                         |
| end ROM_1000_Deadband_Synthesis;                           |
|                                                            |
| Δηλωση της Αρχιτεκτονικης που θα χρησιμοποιησουμε          |
| Architecture behavioural of ROM_1000_Deadband_Synthesis is |
| signal Ar: sfixed(12 downto -2);                           |
| signal Ac: INTEGER;                                        |
| signal Ar_reg: INTEGER;                                    |

TYPE vector\_array is ARRAY (0 TO 999) of sfixed(1 downto -18);

CONSTANT sine values :vector arrav:= ,"0001011110010111111000","000101111010111110111","00010111100011110110","00010111101111110011","00010111111011111","0 001100110110100","00100110100101100110","0010011010111111010","0010011011011010000101","00100111000010010","001001 

11110011011011010010","00111100111011011111","0011110011111101010","00111101000011010010","001111010000111001000","00111 11000101001101", "0011111100011101101", "00111111001001011110", "001111110010111100010", "00111111001101100100", "0011111100100100", "0011111100100100", "0011111100100100", "0011111100100100", "0011111100100100", "0011111100100100", "0011111100100100", "0011111100100100", "0011111100100100", "0011111100100100", "0011111100100100", "0011111100100100", "00111111001001000", "0011111100100000", "00111111000100000", "00111111000100000", "0011111100010000", "0011111100010000", "001111110001000", "0011111100010000", "001111110001000", "00111111000000", "00111111000000", "00111111000000", "00111111000000", "0011111100000000", "00111111000000", "00111111000000", "0011111100000", "00111111000000", "00111111000000", "0011111100000", "001100000", "0000000", "000000", "000000", "000000", "000000", "000000", "00000", "000000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "00000", "0000", "00000", "0000", "00000", "0000", "00000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000", "0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","0000",","00000",","0000",","0000",","0010011","00111111100010110110","00111111100100101111","00111111100101110101","0011111110011101001","001111111010001010 ","0011111100110110100","0011111100110110100","00111111001011100010","00111111001001011110","0011111100011101010"," 00111111000101001101","00111111000011000000","00111111000000110010","0011111011110100000","00111110111100001100","001  "00111010101010000000"."00111010100100110101"."00111010011111101000"."00111010011010011000"."00111010010101000111"."00,"00110010110100001100","00110010101010010110","001100101000101110","001100100111100100100","00110010010100101001","0 011111101010001", "00101011110011111010", "0010101111010100001", "001010111100001000110", "001010111010111101001", "001010111101011, "001010111101011, "001010111101011, "001010111101011, "001010111101011, "001010111101011, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110101, "00101011110100, "0010101110101, "0010101110101, "00101011101001, "00101011110100, "00101011110100, "0010101111010, "00101011110100, "0010101110100, "00101011110100, "0010101111010, "00101011100, "001010111000, "0010101100, "001010111000, "0010100, "0010100, "00100, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "0000, "00111010","0010100110010001001","00101001011010010110","00101001010000100001","00101000110100111","00101000111100110 ","0010100000001000000","00100111110110111100","00100111100110111","00100111100010110000","00100111011000101000"," 

if(CLK'event and CLK='1') then

--if(reset = '1') then

begin

variable up\_Ac,pos\_index: STD\_LOGIC;

variable Delay eval S1, Delay eval S3, set S1, set S3: STD LOGIC;

variable count S1, count S3: INTEGER;

variable CMPA, CMPB: sfixed(16 downto -20);

variable count\_index: INTEGER;

variable index: INTEGER RANGE 0 TO 1000;

variable count\_Ac: INTEGER RANGE -2500 TO 2500;

CONSTANT minus1: sfixed(1 downto 0):= "11";

PROCESS(clk,reset)

------ Απόδοση Τιμών στους Διακόπτες S1,S2,S3,S4 ------

begin

);

if(reset = '1') then

| Υλοποίηση Τριγωνικού Σήματος                                          |
|-----------------------------------------------------------------------|
| if(up_Ac = '1') then                                                  |
| count_Ac := count_Ac + 1;                                             |
| if (count_Ac = 2500 ) then                                            |
| up_Ac := '0';                                                         |
| end if;                                                               |
| else                                                                  |
| count_Ac:= count_Ac - 1;                                              |
| if (count_Ac = -2500) then                                            |
| up_Ac:= '1';                                                          |
| end if;                                                               |
| end if;                                                               |
|                                                                       |
| count_index:= count_index + 1;                                        |
| if(count_index > 499) then                                            |
| count_index:= 0;                                                      |
| 0 – Τ/2 της Περιόδου του Ημιτονοειδούς Σήματος                        |
| if(pos_index = '1') then                                              |
| CMPA:= "00"&Ar*sine_values(index); So as to have 16 bit Integer Part. |
| CMPB:= minus1*Ar*sine_values(index);                                  |
| index:= index + 1;                                                    |
| if(index = 1000) then                                                 |
| pos_index:= '0';                                                      |
| index:= 0;                                                            |
| end if;                                                               |
|                                                                       |
| else                                                                  |
| Τ/2 – Τ της Περιόδου του Ημιτονοειδούς Σήματος                        |
| CMPA:= minus1*Ar*sine_values(index);                                  |

CMPB:= "00"&Ar\*sine\_values(index);

index:= index + 1; if(index = 1000) then pos\_index:= '1'; index:= 0; end if; end if; ------ Χειρισμός Ημιαγωγικών Διακοπτών S1-S2 ----if (count\_Ac < CMPA ) then set\_S1:= '1'; -- S1 should be set to '1' Delay\_eval\_S1:= '1'; -- Is '1' while S1 is delayed!! else set\_S1:= '0'; Delay\_eval\_S1:= '1'; end if; ------ Χειρισμός Ημιαγωγικών Διακοπτών S3 – S4 ----if(count\_Ac < CMPB) then set\_S3:= '1'; Delay\_eval\_S3:= '1'; else set\_S3:= '0'; Delay\_eval\_S3:= '1'; end if; end if; ------ Υλοποίηση "νεκρού" Χρονικού Διαστηματος για S1-S2 -----

if(set\_S1 = '1') then

if(Delay\_eval\_S1 = '1') then

S2<= '0';

if(count\_S1 = 50) then

```
$1<= '1';
  Delay_eval_S1:= '0'; -- I dont want to be delayed any more.
  count_S1:= 0;
 else
  count_S1:= count_S1 + 1;
 end if;
end if;
elsif(set_S1 = '0') then
if(Delay_eval_S1 = '1') then
  S1<= '0';
  if(count_S1 = 50) then
   S2<= '1';
   Delay_eval_S1:= '0';
   count_S1:= 0;
  else
    count_S1:= count_S1 + 1;
  end if;
 end if;
end if;
```

## -----Υλοποίηση "νεκρού" Χρονικού Διαστήματος για S3-S4 -----

\_\_\_\_\_

| if(set_S3 = '1') then        |  |
|------------------------------|--|
| if(Delay_eval_S3 = '1') then |  |
| S4<= '0';                    |  |
| if(count_S3 = 50) then       |  |
| S3<= '1';                    |  |
| Delay_eval_S3:= '0';         |  |
| count_\$3:= 0;               |  |
| else                         |  |
| count_S3:= count_S3 + 1;     |  |
| end if;                      |  |

```
end if;
  elsif(set_S3 = '0') then
  if(Delay_eval_S3 = '1') then
   S3<= '0';
    if(count_S3 = 50) then
    S4<= '1';
    Delay_eval_S3:= '0';
    count_S3:= 0;
    else
    count_S3:= count_S3 + 1;
   end if;
  end if;
  end if;
   ------ Αρχικοποίηση Σημάτων για reset = '0' -----
else
pos_index:= '1';
up_Ac:= '1';
S1<= '0';
S2<= '1';
S3<= '0';
S4<= '1';
       count_Ac:= 0;
count_index:= 499;
       index:= 0;
count_S1:= 0;
count_S3:= 0;
Delay_eval_S1:= '0';
```

Delay\_eval\_S3:= '0';

set\_\$1:= '0';

set\_S3:= '0';

| end if;                           |      |  |
|-----------------------------------|------|--|
| end if;                           |      |  |
| end PROCESS;                      |      |  |
|                                   | <br> |  |
| Ac<= 2500;<br>Ar reg<= ma*Ac/100; |      |  |
| Ar<= to_sfixed(Ar_reg,12,-2);     |      |  |
| end behavioural;                  |      |  |

# VHDL Κώδικας της SPWM τεχνικής με Δυναμικό Υπολογισμό Δειγμάτων

| Δήλωση Απαραίτητων Βιβλιοθηκών και Πακέτων                                 |
|----------------------------------------------------------------------------|
| library IEEE;                                                              |
| use IEEE.STD_LOGIC_1164.ALL;                                               |
| use IEEE.STD_LOGIC_ARITH.ALL;                                              |
| use IEEE.STD_LOGIC_SIGNED.ALL;                                             |
| use IEEE.STD_LOGIC_UNSIGNED.ALL;                                           |
| use IEEE.NUMERIC_STD.all;                                                  |
| library ieee_proposed;                                                     |
| use IEEE_PROPOSED.FIXED_FLOAT_TYPES.ALL;                                   |
| use IEEE_PROPOSED.FIXED_PKG.ALL;                                           |
| library std;                                                               |
| use std.standard.all;                                                      |
| Δήλωση της Ενότητας που θα χρησιμοποιήσουμε                                |
| entity SPWM_CORDIC is                                                      |
| GENERIC (ma: INTEGER := 70; fr: INTEGER:= 50; fc: INTEGER:= 5000); ma is % |
| Port (CLK: in STD_LOGIC;                                                   |
| reset: in STD_LOGIC;                                                       |

#### S1,S2,S3,S4: inout STD\_LOGIC);

# end SPWM\_CORDIC;

------Δήλωση της Αρχιτεκτονικής που θα χρησιμοποιήσουμε -----

### Architecture behavioural of SPWM\_CORDIC is

------Δήλωση Συστατικού Στοιχείου για Υλοποίηση του Ημιτόνου ------

# COMPONENT sin\_function

### PORT (

phase\_in : IN STD\_LOGIC\_VECTOR(30 DOWNTO 0);

y\_out : OUT STD\_LOGIC\_VECTOR(15 DOWNTO 0);

clk : IN STD\_LOGIC

#### );-

END COMPONENT;

signal Ar: sfixed(12 downto -2);

signal Ar\_reg: INTEGER;

signal Ac: INTEGER;

signal samples: INTEGER;

signal sin\_val: std\_logic\_vector(15 downto 0);

signal CMPA,CMPB: sfixed(12 downto -8);

signal reg\_CMPA: sfixed(14 downto -16);

signal reg\_CMPB: sfixed(16 downto -16);

signal sample\_A,sample\_B: STD\_LOGIC; -- Ενεργοποιείται μόλις βρεθεί σημείο τομής.

signal SAMPLES\_READY: STD\_LOGIC;

signal Triangular: STD\_LOGIC;

signal rad: sfixed(3 downto -27);

CONSTANT pi: sfixed(2 downto -8):= "01100100100"; -- Αναπαράσταση σε sfixed αριθμό του π =3.14.

signal rad\_reg: std\_logic\_vector(30 downto 0);

signal rad\_offset: sfixed(3 downto -27);

--CONSTANT val\_10000: sfixed(13 downto 0):= "10011100010000";

CONSTANT val\_500000: sfixed(19 downto 0):= "01111010000100100000";

```
CONSTANT minus1: sfixed(1 downto 0):= "11";
```

TYPE vector\_array is ARRAY (0 TO 99) of sfixed(12 downto -8);

signal sine\_values\_A,sine\_values\_B: vector\_array;

begin

------ Υλοποίηση Συχνότητας Τριγωνικού Σήματος 5 κΗz -----

```
PROCESS(CLK, reset)
```

variable count1: INTEGER RANGE -2500 TO 2500;

variable up: STD\_LOGIC;

begin

```
if(CLK'event and CLK='1') then
```

```
if(reset = '1') then
```

if (up = '1') then

```
count1:= count1+1;
```

```
if (count1 = 2500) then
```

up:='0';

Triangular<='0'; -- Μέσο περιόδου τριγωνικού σήματος.

```
end if;
```

### else

```
count1:= count1-1;
```

if (count1 = -2500) then

up:='1';

Triangular<='1'; -- Τέλος περιόδου τριγωνικού σήματος.

```
end if;
```

```
end if;
```

else -- Αρχικοποίηση σημάτων για reset = '1'.

up:= '1';

count1:= 0;

Triangular<= '1';

end if;

end if;

# end process;

| Αποδόσεις Τιμών στα CMPA και CMPB      |
|----------------------------------------|
| PROCESS(Triangular, reset)             |
| variable index: INTEGER RANGE 0 TO 99; |
| variable pos_index: STD_LOGIC;         |
| begin                                  |
| if(reset = '1') then                   |
| if(SAMPLES_READY = '1') then           |
|                                        |
| 0 − Τ/2 της Περιόδου του Ημιτόνου      |
| if(pos_index = '1') then               |
| CMPA<= sine_values_A(index);           |
| CMPB<= sine_values_B(index);           |
| index:= index + 1;                     |
| if(index = 99) then                    |
| pos_index:= '0';                       |
| index:= 0;                             |
| end if;                                |
|                                        |
| else                                   |
| Τ/2 - Τ της Περιόδου του Ημιτόνου      |
| CMPA<= sine_values_B(index);           |
| CMPB<= sine_values_A(index);           |
| index:= index + 1;                     |
| if(index = 99) then                    |

pos\_index:= '1';

index:= 0;

end if;

```
end if;
else -- Αρχικοποίηση σημάτων για reset = '1'.
 pos_index:= '0';
 index:= 0;
 CMPA<= "0000000000000000000000";
 CMPB<= "00000000000000000000000";
end if;
end PROCESS;
                                           _____
    ------ Παραγωγή Παλμών των Διακοπτών S1,S2,S3,S4 ------
PROCESS(CLK,reset)
variable count_Ac: INTEGER RANGE -2500 TO 2500;
variable i,count_S1,count_S3: INTEGER;
variable temp_rad: sfixed(4 downto -27);
variable up_Ac,up_Ac0,set_S1,set_S3: STD_LOGIC;
variable Delay_eval_S1,Delay_eval_S3: STD_LOGIC;
begin
 if(CLK'event and CLK='1') then
  if(reset = '1') then
------1° Διάστημα Λειτουργίας: Αποθήκευση Δειγμάτων ------
   if(SAMPLES_READY = '0') then
------ Αποθήκευση Δειγμάτων κατά την Άνοδο του Τριγωνικού Σήματος-----
     if (up_Ac0 = '1') then
      if(count_Ac >= reg_CMPA) then
        if(set_S1 = '1') then
         Delay_eval_S1:= '1';
       end if;
       sample_A<= '1'; -- Δείγμα για το CMPA κατά το "ανέβασμα" του τριγωνικού παλμού.
       set_S1:= '0';
     else
       if(set_S1 = '0') then
```

```
Delay_eval_$1:= '1';
  end if;
 set_S1:= '1';
end if;
if(count_Ac >= reg_CMPB) then
  if(set_S3 = '1') then
    Delay_eval_S3:= '1';
 end if;
 sample_B<= '1'; -- Δείγμα για το CMPB κατά το "ανέβασμα" του τριγωνικού παλμού.
 set_S3:= '0';
else
 if(set_S3 = '0') then
  Delay_eval_S3:= '1';
 end if;
 set_S3:= '1';
end if;
 count_Ac:= count_Ac + 1;
 if(count_Ac = 2500) then
 up_Ac0:= '0';
 end if;
 reg_CMPA<= Ar*to_sfixed(sin_val,1,-14);
 reg_CMPB<= minus1*Ar*to_sfixed(sin_val,1,-14);</pre>
 temp_rad:= rad + rad_offset;
 rad<= temp_rad(3 downto -27);
 rad_reg<= To_slv(rad); -- Κατάλληλη μορφή για εισαγωγή στο CORDIC.
```

------ Αποθήκευση Δειγμάτων κατά την Κάθοδο του Τριγωνικού Σήματος-----

else

count\_Ac:= count\_Ac - 1;

if (count\_Ac = -2500) then

```
up_Ac0:= '1';
 i:= i + 1;
                  -- Ολοκλήρωση της περιόδου του τριγωνικού σήματος.
 if (i = samples/2) then
 SAMPLES_READY<= '1';
 end if;
end if;
if(count_Ac <= reg_CMPA ) then
 if(set_S1 = '0') then
 Delay_eval_$1:= '1';
 end if;
 sample_A<= '0'; -- Δείγμα για το CMPA κατά το "κατέβασμα" του τριγωνικού παλμού
 set_S1:= '1';
else
 if(set_S1 = '1') then
 Delay_eval_S1:= '1';
 end if;
 set_S1:= '0';
end if;
if(count_Ac <= reg_CMPB) then
 if(set_S3 = '0') then
 Delay_eval_S3:= '1';
 end if;
 sample_B<= '0'; -- Δείγμα για το CMPB κατά το "κατέβασμα" του τριγωνικού παλμού
 set_$3:= '1';
else
 if(set_S3 = '1') then
 Delay_eval_S3:= '1';
 end if;
 set_S3:= '0';
end if;
temp_rad:= rad + rad_offset;
```

```
rad<= temp_rad(3 downto -27);
```

rad\_reg<= to\_slv(rad); -- Κατάλληλη μορφή για εισαγωγή στο CORDIC.

```
reg_CMPA<= Ar*to_sfixed(sin_val,1,-14);
```

reg\_CMPB<= minus1\*Ar\*to\_sfixed(sin\_val,1,-14);

end if;

| <br> | <br> |
|------|------|
|      |      |
|      |      |
|      |      |

| 2° Διάστημα Λειτουργίας: Σύγκριση μέσω CMPA – CMPB                       |
|--------------------------------------------------------------------------|
| else                                                                     |
| if(up_Ac = '1') then                                                     |
| count_Ac := count_Ac + 1;                                                |
| if (count_Ac = 2500) then                                                |
| up_Ac := '0';                                                            |
| end if;                                                                  |
| else                                                                     |
| count_Ac:= count_Ac - 1;                                                 |
| if (count_Ac = -2500) then                                               |
| up_Ac:= '1';                                                             |
| end if;                                                                  |
| end if;                                                                  |
| if (count_Ac < CMPA ) then                                               |
| if(set_S1 = '0') then   Σε περίπτωση που το CMPA έγινε μόλις > count_Ac. |
| Delay_eval_S1:= '1';                                                     |
| end if;                                                                  |
| set_S1:= '1';                                                            |
| else                                                                     |
| if(set_S1 = '1') then Σε περίπτωση που το CMPA έγινε μόλις < count_Ac.   |
| Delay_eval_S1:= '1';                                                     |
| end if;                                                                  |
| set_S1:= '0';                                                            |
| end if;                                                                  |
| if(count_Ac < CMPB) then                                                 |

if(set\_S3 = '0') then -- Σε περίπτωση που το CMPB έγινε μόλις > count\_Ac.

```
Delay_eval_$3:= '1';
```

```
end if;
```

```
set_$3:= '1';
```

else

```
if(set_S3 = '1') then -- Σε περίπτωση που το CMPB έγινε μόλις < count_Ac.
```

```
Delay_eval_$3:= '1';
```

end if;

```
set_S3:= '0';
```

end if;

end if;

```
if(set_S1 = '1') then
```

if(Delay\_eval\_S1 = '1') then

S2<= '0';

```
if(count_S1 = 50) then
```

\$1<= '1';

```
Delay_eval_S1:= '0';
```

```
count_S1:= 0;
```

```
else
```

```
count_S1:= count_S1 + 1;
```

end if;

end if;

```
elsif(set_S1 = '0') then
```

```
if(Delay_eval_S1 = '1') then
```

S1<= '0';

```
if(count_S1 = 50) then
```

\$2<= '1';

Delay\_eval\_S1:= '0';

count\_S1:= 0;

```
else
```

count\_S1:= count\_S1 + 1;

```
end if;
```

end if;

end if;

if(set\_S3 = '1') then

if(Delay\_eval\_S3 = '1') then

S4<= '0';

if(count\_S3 = 50) then

S3<= '1';

Delay\_eval\_\$3:= '0';

count\_S3:= 0;

else

count\_S3:= count\_S3 + 1;

end if;

end if;

```
elsif(set_S3 = '0') then
```

if(Delay\_eval\_S3 = '1') then

S3<= '0';

```
if(count_S3 = 50) then
```

```
S4<= '1';
```

Delay\_eval\_\$3:= '0';

```
count_S3:= 0;
```

else

```
count_S3:= count_S3 + 1;
```

end if;

end if;

end if;

```
else -- Αρχικοποίηση σημάτων για reset = '1'.
```

SAMPLES\_READY<= '0';

sample\_A<= '0';</pre>

```
sample_B<= '0';</pre>
```

```
up_Ac:= '1';
```

up\_Ac0:= '1';

rad<= "000000000000000000000000000000000";

set\_S1:= '0';

set\_S3:= '0';

count\_Ac:= 0;

i:= 0;

Delay\_eval\_S1:= '0';

Delay\_eval\_\$3:= '0';

count\_S1:= 0;

count\_S3:= 0;

S1<= '0';

S2<= '1';

S3<= '0';

S4<= '1';

end if;

end if;

end PROCESS;

\_\_\_\_\_

PROCESS(sample\_A,reset)
variable index: INTEGER RANGE 0 TO 100;
begin
if(reset'event and reset = '1') then
elsif(reset = '1') then
if(sample\_A = '1' or sample\_A = '0') then
sine\_values\_A(index)<= reg\_CMPA(12 downto -8);
index:= index + 1;
end if;

elsif(reset = '0') then

```
index:= 0;
```

end if;

end PROCESS;

PROCESS(sample\_B,reset)

variable index: INTEGER RANGE 0 TO 100;

begin

if(reset'event and reset = '1') then

elsif(reset = '1') then

if(sample\_B = '1' or sample\_B = '0') then

if(index = 0) then

sine\_values\_B(index)<= "0000000000000000000000";

index:= index + 1;

else

sine\_values\_B(index)<= '1'&reg\_CMPB(11 downto -8); -- That's in order to achieve (-)!!

index:= index + 1;

end if;

end if;

elsif(reset = '0') then

index:= 0;

end if;

end PROCESS;

U1: sin\_function\_float port map (rad\_reg,sin\_val,CLK);

samples<= 2\*(fc/(2\*fr));</pre>

rad\_offset<= pi/(val\_500000);--pi/(10000\*2\*(samples/2)) because we have 2 samples per triangular wave.

Ac<= 2500;

Ar\_reg<= (ma\*Ac)/100;

Ar<= to\_sfixed(Ar\_reg,12,-2);

end behavioural;

# ΒΙΒΛΙΟΓΡΑΦΙΑ

- [1] Στέφανος Ν. Μανιάς Καθηγητής Ε.Μ.Π, "Ηλεκτρονικά Ισχύος", Εκδόσεις Συμεών Αθήνα 2007
- [2] Στέφανος Ν. Μανιάς Καθηγητής Ε.Μ.Π, "Ηλεκτρονικά Ισχύος", Εκδόσεις Συμεών Αθήνα 2012
- [3] Volnei A. Pedroni, "Σχεδιασμός κυκλωμάτων με τη VHDL", Επιστημονική επιμέλεια ελληνικής έκδοσης: Γεώργιος Θεοδωρίδης, Λέκτορας Α.Π.Θ., Εκδόσεις Κλειδάριθμος, Αθήνα 2007
- [4] Neil H. E. Weste, David M. Harris, "Σχεδίαση Ολοκληρωμένων Κυκλωμάτων, CMOS VLSI Design", Εκδόσεις Παπασωτηρίου, Αθήνα 2011
- [5] Wayne Wolf, "Οι Υπολογιστές ως Συστατικά Στοιχεία", Επιμέλεια Ελληνικής Έκδοσης: Νικόλαος Σπ. Βώρος, Δημήτρης Σ. Κριθαρίδης, Κων/νος Γ. Μασσέλος, Εκδόσεις Νέων Τεχνολογιών
- [6] Stephen J. Chapman, "Ηλεκτρικές Μηχανές", Επιμέλεια Μετάφρασης: Θεόδωρος Π. Θεοδουλίδης Αναπληρωτής Καθηγητής Τμήμα Μηχανολόγων Μηχανικών Πανεπιστήμιο Δυτικής Μακεδονίας, Εκδόσεις Τζιόλα
- [7] Ν. Καδιανάκης Αν. Καθηγητής Ε.Μ.Π, Σ. Καρανάσιος Αν. Καθηγητής Ε.Μ.Π, "Γραμμική Άλγεβρα Αναλυτική Γεωμετρία και Εφαρμογές", Αθήνα 2008
- [8] Κ.Ζ. Πεκμεστζή Καθηγητής Ε.Μ.Π, "Ψηφιακά Συστήματα VLSI" Αθήνα 2003
- [9] L. Hassaine, E. Olias, M. Haddadi and A. Malek, "Asymmetric SPWM used in inverter grid connected", Revue des Energies Renouvelables Vol. 10 N°3 (2007) pp 421 – 429, September 2007
- [10]S. N. Singh, A. K. Singh, "FPGA Based Sinusoidal Pulse Width Modulated Waveform Generation for Solar (PV) Rural Home Power Inverter", Journal of Telecommunications, Volume 1, Issue 1, February 2010
- [11] C. Senthilsingh and Dr. M. Manikandan, "FPGA based ON Line UPS using PWM Technique", International Conference on Computing and Control Engineering (ICCCE 2012), 12 & 13 April, 2012
- [12] Majd Ghazi Batarseh, Wisam Al-Hoor, Lilly Huang, Chris Iannello, Issa Batarseh, "Window-Masked Segmented Digital Clock Manager-FPGA-Based Digital Pulsewidth Modulation Technique", IEEE Transactions on Power Electronics, Vol. 24, No. 11, November 2009
- [13] Jakirhusen I. Tamboli, Prof. Satyawan R. Jagtap, Amol R. Sutar, "Pulse Width Modulation Implementation using FPGA and CPLD ICs", International Journal of Scientific & Engineering Research Volume 3, Issue 8, August 2012
- [14] Matina Lakka, Effichios Koutroulis, Apostolos Dollas, "An FPGA-based SPWM Generator for High-Frequency DC/AC Inverters", Department of Electronic & Computer Engineering, Technical University of Crete
- [15] Effichios Koutroulis, Apostolos Dollas, Kostas Kalaitzakis, "High frequency Pulse Width Modulation Implementation using FPGA and CPLD ICs", Journal of Systems Architecture 52(2006) pp 332 – 344, 2006
- [16] **Suryakant Behera,** "FPGA based PWM techniques for controlling Inverter", Bachelor of Technology in Electronics and Instrumentation Engineering, 2010

- [17] **Sadhana Kumari,** "Development of a Controller for Fuel Cell using FPGA", Master of Technology in VLSI Design & Embedded System, 2011
- [18] Guan Lin Wu, "Introduction to FPGA"
- [19] David Bishop, "Fixed Point Package User's Guide"
- [20] Xilinx, "LogiCORE IP CORDIC v4.0", DS249 March 1, 2011
- [21] Lin MacCleery, "Reconfigurable Grid? FPGAs Versus DSPs for Power Electronics", Final ETS 2012
- [22] Brian MacCleery National Instruments Principal Product Manager for Clean Energy Technology, "FGPA-based Real-Time Simulation of Power Electronics: Challenges & Solutions"
- [23] Bindeshwar Singh, Nupur Mittal, Dr. K.S. Verma, Dr. Deependra Singh, S.P.Singh, Rahul, Dixit, Manvendra Singh, Aanchal Baranwal, "Multi-Level Inverter: A Literature Survey on Topologies and Control Strategies", International Journal of Reviews in Computing, Vol.10 31<sup>th</sup> July 2012
- [24] Oscar Lopez, Jacobo Alvarez, Jesus Doval Candoy, Francisco D. Freijedo, Andres Nogueiras, Alfonso Lago, Carlos M. Penalver, "Comparison of the FPGA Implementation of Two Multilevel Space Vector PWM Algorithms", IEEE Transactions on Industrial Electronics, Vol. 55, No. 4, April 2008
- [25] C. Govindaraju, K. Baskaran, "Performance Improvement of Multiphase Multilevel Inverter Using Hybrid Carrier Based Space Vector Modulation", International Journal on Electrical Engineering and Informatics – Volume 2, Number 2, 2010
- [26] Jose I. Leon, Samir Kouro, Sergio Vazquez, Ramon Portillo, Leopoldo G. Franquelo, Juan M. Carrasco, Jose Rodriguez, "Multidimensional Modulation Technique for Cascaded Multilevel Converters", IE Tech News, March 2013
- [27] R.Rajendran, Dr.N.Deverajan, "Analysis and FPGA Realization of a Pulse Width Modulator based on Voltage Space Vectors", International Journal of Computer Applications, Volume 2 – No. 6, pp 46-51, June 2010
- [28] Bahram Rashidi, Mehran Sabahi, "High Performance FPGA Based Digital Space Vector PWM Three Phase Voltage Source Inverter", I.J.Modern Education and Computer Science, 2013, 1, pp 62-71
- [29] Oscar Lopez, Jacobo Alvarez, Jesus Doval Candoy, Francisco D. Freijedo, "Multilevel Multiphase Space Vector PWM Algorithm" IEEE Transactions on Industrial Electronics, Vol. 55, No.5, May 2008
- [30] Oscar Lopez, Jacobo Alvarez, Jesus Doval Candoy, Francisco D. Freijedo, "Multilevel Multiphase Space Vector PWM Algorithm with Switching State Redundancy", IEEE Transactions on Industrial Electronics, Vol. 56, No. 3, March 2009
- [31] Oscar Lopez, Jacobo Alvarez, Jesus Doval Candoy, Francisco D. Freijedo, "Digital Parameterizable VHDL Module for Multilevel Multiphase Space Vector PWM", IEEE Transaction on Industrial Electronics, Vol. 58, No.9, September 2011