Παρακαλώ χρησιμοποιήστε αυτό το αναγνωριστικό για να παραπέμψετε ή να δημιουργήσετε σύνδεσμο προς αυτό το τεκμήριο: http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/14224
Τίτλος: Mελέτη Και Κατασκευή Τηλεπικοινωνιακού Συστήματος Dect Για Τη Μέτρηση Εντάσεως Πεδίου
Συγγραφείς: Αναγνωστοπουλος Παναγιωτης
Δημοκας Χρηστος
Κωνσταντίνου Φίλιππος
Λέξεις κλειδιά: dect
rssi
gmsk
saw filter
rf transistor
bmc
adpcm codec
Ημερομηνία έκδοσης: 2-Ιαν-2005
Περίληψη: Στο 1ο κεφάλαιο παρουσιάζεται η διαδικασία σχεδίασης καιυλοποίησης ενός συστήματος DECT με τη διαίρεσή του σε επιμέρους βήματα. Δίνεται το γενικό δομικό διάγραμμα του τηλεπικοινωνιακού συστήματος DECT και περιγράφονται οι μονάδες PH, RFP, CC. Το DECT χρησιμοποιεί τις συχνότητεςFc=F0-c*1,728 MHz, όπου F0=1897,344 MHz και c=0,1,...,9.Περιγράφεται η αρχιτεκτονική του συστήματος DECT σύμφωνα μετο πρότυπο OSI που περιλαμβάνει το φυσικό επίπεδο, το επίπεδο MAC, το επίπεδο DLC, το επίπεδο δικτύου. Περιγράφεται το δομικό διάγραμμα ενός μονοκυψελωτού συστήματος DECT που χρησιμοποιείται για τη μέτρηση της ισχύος μέσω του σήματος RSSI. Στη συνέχεια δίνεται το δομικόδιάγραμμα ενός ψηφιακού τηλεπικοινωνιακού συστήματος. Παρουσιάζεται ο κύκλος ανάπτυξης του συστήματός μας.Στο 2ο κεφάλαιο παρουσιάζεται η διαμόρφωση του συστήματος DECT, που είναι διαμόρφωση GMSK. Δίνεται η ισχύς στην έξοδο της κεραίας λήψης. Παρουσιάζεται η μικροταινία με αντίσταση 50 Ω που συνδέει την κεραία λήψης με το διακόπτη SPDT, πουενώνει την κεραία με την είσοδο του δέκτη, είτε με την έξοδοτου πομπού. Η βαθμίδα ραδιοσυχνότητων του συστήματος DECT βασίζεται στο ολοκληρωμένο UAA2067G. Το σήμα ενδιάμεσης συχνότητας οδηγείται στο SAW φίλτρο FBF014. Η βαθμίδα μίκτη της δεύτερης προς τα κάτω μετατροπής συχνότητας, περιοριστή, διευκρινιστή συχνότητας και σήματος RSSI υλοποιείται με το ολοκληρωμένο SA639. Η σύνθεση συχνοτήτωνυλοποιείται με το ολοκληρωμένο UMA1020M με τη βοήθεια του οποίου υλοποιούνται δύο βρόχοι PLL. Περιγράφουμε το γκαουσιανό φίλτρο που χρησιμοποιείται στην εκπομπή των δεδομένων του DECT.Στο 3ο κεφάλαιο μελετούμε τη δημιουργία του ενισχυτή εξόδου με τη βοήθεια των τρανζίστορ BFG10W/X, BFG11W/X. Παρουσιάζουμε τη συνδεσμολογία του ενισχυτή εξόδου και βρίσκουμε τα ρεύματα πόλωσης των τρανζίστορ. Υπολογίζουμε τις αντιστάσεις πόλωσης των τρανζίστορ. Βρίσκουμε τις παραμέτρους h και τις παραμέτρους σκέδασης s11,s12,s21,s22 των τρανζίστορ. Στη συνέχεια αναλύουμε τη λειτουργία κάθε τρανζίστορ ξεχωριστά, ώστε να βρούμε τις τιμές των συντελεστών Γs, ΓL που απαιτούνται για να καθορίσουμε τις γραμμές μεταφοράς στην είσοδο και έξοδο των τρανζίστορ.Στο 4ο κεφάλαιο παρουσιάζεται το BMC (Burst mode controller) που λαμβάνει 320 bit από το χρησιμοποιούμενο slot και μετατρέπει αυτήν την πληροφορία σε ADPCM σήμα. Το σήμα αυτό οδηγείται στο ADPCM CODEC, όπου έχουμε μετατροπή της πληροφορίας σε ακουστική μορφή. Ο έλεγχος του συστήματοςγίνεται από το μικροεπεξεργαστή S87C654 (τύπου 8051) και τακυκλώματα θυρών εισόδου - εξόδου και τα κυκλώματα χρονισμού που τον ακολουθούν. Στη συνέχεια περιγράφουμε τον ταλαντωτή13,824 MHz και τα τροφοδοτικά.
URI: http://artemis-new.cslab.ece.ntua.gr:8080/jspui/handle/123456789/14224
Εμφανίζεται στις συλλογές:Διπλωματικές Εργασίες - Theses

Αρχεία σε αυτό το τεκμήριο:
Αρχείο ΜέγεθοςΜορφότυπος 
DT2005-0005.doc902.5 kBMicrosoft WordΕμφάνιση/Άνοιγμα


Όλα τα τεκμήρια του δικτυακού τόπου προστατεύονται από πνευματικά δικαιώματα.