Παρακαλώ χρησιμοποιήστε αυτό το αναγνωριστικό για να παραπέμψετε ή να δημιουργήσετε σύνδεσμο προς αυτό το τεκμήριο:
http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/14639
Πλήρες αρχείο μεταδεδομένων
Πεδίο DC | Τιμή | Γλώσσα |
---|---|---|
dc.contributor.author | Μισέλ - Μυρτώ Παπαδοπούλου | |
dc.date.accessioned | 2018-07-23T14:49:43Z | - |
dc.date.available | 2018-07-23T14:49:43Z | - |
dc.date.issued | 2006-7-28 | |
dc.date.submitted | 2006-12-28 | |
dc.identifier.uri | http://artemis-new.cslab.ece.ntua.gr:8080/jspui/handle/123456789/14639 | - |
dc.description.abstract | Στην παρούσα διπλωματική εργασία παρουσιάζεται ένα ενσωματωμένο σύστημα, υλοποιήσιμο σε FPGAs (Field Programmable Gate Arrays), το οποίο επιτελεί συντακτική αναγνώριση προτύπων για κατηγορικές γραμματικές (attribute grammars). Η συντακτική αναγνώριση προτύπων περιλαμβάνει δύο βασικές λειτουργίες: το parsing και το attribute evaluation. Η πρώτη λειτουργία έχει υλοποιηθεί σε hardware και συγκεκριμένα συνιστά μία αυτοτελή περιφερειακή μονάδα - τον parser - η αρχιτεκτονική της οποίας έχει εκφραστεί στη γλώσσα περιγραφής υλικού Verilog. Tο attribute evaluation πραγματοποιείται από μία software εφαρμογή η οποία εκτελείται σε έναν soft επεξεργαστή της Xilinx, τον MicroBlaze. Οι δύο αυτές εφαρμογές επικοινωνούν μεταξύ τους με τη βοήθεια του κατάλληλου interface μέσω του οποίου ο parser «τροφοδοτεί» τον attribute evaluator με τα κατάλληλα δεδομένα. Η υλοποίηση αυτή, για την οποία έγινε χρήση τεχνικών συσχεδίασης υλικού-λογισμικού, συγκροτεί ένα SoC (System On a Chip) και είναι κατάλληλη για εφαρμογές ενσωματωμένων συστημάτων όπου παράμετροι, όπως η ταχύτητα, το portability και το χαμηλό κόστος, είναι κρίσιμες. Το εν λόγω σύστημα βρίσκει εφαρμογή σε διάφορες ερευνητικές περιοχές, η πιο σημαντική από τις οποίες είναι αυτή της Τεχνητής Νοημοσύνης. Με κατάλληλες βελτιστοποιήσεις της αρχιτεκτονικής της υλοποίησης, ένα οποιοδήποτε λογικό πρόγραμμα δύναται να «χαρτογραφηθεί» σε ένα FPGA ώστε να εξάγονται αποδοτικότερα λογικά συμπεράσματα. | |
dc.language | Greek | |
dc.subject | ενσωματωμένα συστήματα | |
dc.subject | κατηγορικές γραμματικές | |
dc.subject | soft-επεξεργαστής | |
dc.subject | γλώσσες περιγραφής υλικού | |
dc.subject | verilog | |
dc.subject | fpga | |
dc.subject | soc | |
dc.subject | τεχνητή νοημοσύνη | |
dc.title | Ενσωματωμενα Συστηματα Με Εφαρμογη Στην Τεχνητη Νοημοσυνη | |
dc.type | Diploma Thesis | |
dc.description.pages | 164 | |
dc.contributor.supervisor | Παπακωνσταντίνου Γεώργιος | |
dc.department | Τομέας Τεχνολογίας Πληροφορικής & Υπολογιστών | |
dc.organization | ΕΜΠ, Τμήμα Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών | |
Εμφανίζεται στις συλλογές: | Διπλωματικές Εργασίες - Theses |
Αρχεία σε αυτό το τεκμήριο:
Αρχείο | Μέγεθος | Μορφότυπος | |
---|---|---|---|
DT2006-0157.doc | 3.38 MB | Microsoft Word | Εμφάνιση/Άνοιγμα |
Όλα τα τεκμήρια του δικτυακού τόπου προστατεύονται από πνευματικά δικαιώματα.