Please use this identifier to cite or link to this item: http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/15936
Full metadata record
DC FieldValueLanguage
dc.contributor.authorΙωάννης Γ.τουφεξής
dc.date.accessioned2018-07-23T16:51:10Z-
dc.date.available2018-07-23T16:51:10Z-
dc.date.issued2011-3-11
dc.date.submitted2010-12-18
dc.identifier.urihttp://artemis-new.cslab.ece.ntua.gr:8080/jspui/handle/123456789/15936-
dc.description.abstractΗ παρούσα διπλωματκά εργασία έχει ως θέμα την σχεδίαση αναλογικού φίλτρου σχισμής μεταβλητής κεντρικής συχνότητας και λειτουργίας από 225 έως 400 MHz. Στην εν λόγω διάταξη δίνεται η δυνατότητα στον χρήστη να ρυθμίσει εκείνος την τιμή της κεντρικής συχνότητας με τη βοήθεια ενός εξωτερικού ταλαντωτή και να την υποβιβάσει μέχρι και 40 dB. Το εύρος ζώνης της σχισμής είναι 15 KHz. Το Dynamic Notch Filter μπορεί να βρει εφαρμογή σε τηλεπικοινωνιακές διατάξεις και ειδικότερα στην εξάλειψη των παρεμβαλλόμενων συχνοτήτων στην μπάντα των VHF/UHF ενώ η λειτουργία του βασίζεται στην αρκετά διαδεδομένη μέθοδο της φασικής εξουδετέρωσης. Kατά την εκπόνηση αυτής της διπλωματικής εργασίας σχεδιάστηκαν και προσομοιώθηκαν τα επιμέρους τμήματα που συνθέτουν το Dynamic Notch Filter.Για την υλοποίηση του Dynamic Notch Filter απαιτούνται έξι RF μίκτες που διαχωρίζουν την λειτουργία του σε τρείς στάθμες συχνότητας ,στα 225 - 400ΜΗz, στα 205MHz και στα 10.7MHz. Επιπρόσθετα, χρησιμοποιήθηκαν δύο LO αλυσίδες εκ των οποίων η κάθε μία εμπεριέχει ένα κύκλωμα κλειδώματος φάσης ( PLL ) που ελέγχει έναν τοπικό ταλαντωτή. Στην πρώτη αλυσίδα ο ταλαντωτής δίνει έξοδο 430 - 605 ΜΗz και στη δεύτερη 194,3 ΜΗz. Τέλος, χρησιμοποιήθηκαν ένας ενισχυτής ρυθμιζόμενου κέρδους, τέσσερεις ενισχυτές σταθερού κέρδους, δύο στροφείς φάσης, δύο Splitter, ένας Combiner, ένας Coupler, ένας log detector και εννέα ζωνοπερατά φίλτρα. Από αυτά, τρία είναι της TEMWELL με διέλευση στα 205ΜΗz, ένα είναι κρυσταλλικό φίλτρο με αποκοπή στα 10,7MHz, τρία είναι LC φίλτρα με διέλευση από 225 έως 400MHz, ένα είναι LC με διέλευση από 430 έως 605ΜΗz και τέλος ένα LC με διέλευση στα 194,3ΜΗz. Ο έλεγχος του PLL γίνεται από υπολογιστή.
dc.languageGreek
dc.subjectφίλτρο σχισμής
dc.subjectμεταβλητή κεντρική συχνότητα
dc.subjectεξάλειψη παρεμβολής
dc.subjectφασική εξουδετέρωση
dc.subjectμίκτης
dc.subjectpll
dc.subjectvco
dc.subjectphase shifter
dc.subjectvga
dc.subjectlog detector
dc.titleΣχεδίαση Dynamic Notch Filter Με Συχνότητα Αποκοπής Από 225 Έως 400 Mhz
dc.typeDiploma Thesis
dc.description.pages166
dc.contributor.supervisorΚαψάλης Χρήστος
dc.departmentΤομέας Συστημάτων Μετάδοσης Πληροφορίας & Τεχνολογίας Υλικών
dc.organizationΕΜΠ, Τμήμα Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών
Appears in Collections:Διπλωματικές Εργασίες - Theses

Files in This Item:
File SizeFormat 
DT2011-0035.doc4.49 MBMicrosoft WordView/Open


Items in Artemis are protected by copyright, with all rights reserved, unless otherwise indicated.