Παρακαλώ χρησιμοποιήστε αυτό το αναγνωριστικό για να παραπέμψετε ή να δημιουργήσετε σύνδεσμο προς αυτό το τεκμήριο: http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/18805
Τίτλος: Σχεδίαση Αναλογικού Ολοκληρωμένου Συστήματος Ασαφούς Συμπερασμού για Διεπιστημονικές Εφαρμογές
Συγγραφείς: Γεωργακίλας, Ευάγγελος
Σωτηριάδης Παύλος-Πέτρος
Λέξεις κλειδιά: Σύστημα Ασαφούς Συμπερασμού
Fuzzy Inference System
αναλογικές αρχιτεκτονικές
analog architectures
αναλογικά ολοκληρωμένα κυκλώματα και συστήματα
analog integrated circuits and systems - analog ICS
ασαφής ταξινομητής
fuzzy classifier
ταξινόμηση πάνω σε τσιπ
on-chip classification
περιοχή υπο-κατωφλίου
sub-threshold region
σχεδίαση πολύ χαμηλής κατανάλωσης ισχύος
very low-power consumption design
Ημερομηνία έκδοσης: 2023
Περίληψη: Στόχος της παρούσας διπλωματικής είναι η σχεδίαση μίας αρχιτεκτονικής αναλογικών ολοκληρωμένων κυκλωμάτων χαμηλής κατανάλωσης ισχύος για την υλοποίηση ενός τύπου-2 Συστήματος Ασαφούς Συμπερασμού γενικού σκοπού. Προτεραιότητα της σχεδίασης αποτελεί η υψηλή ακρίβεια της υλοποίησης και η χαμηλή κατανάλωση ισχύος, που επιτυγχάνεται με τη χρήση ρευμάτων πόλωσης της τάξης των nA, τάσης τροφοδοσίας 0.6 V και τρανζίστορ στην περιοχή λειτουργίας του υποκατωφλίου (sub-threshold). Η αρχιτεκτονική του συστήματος και τα βασικά δομικά της κυκλωματικά μέρη αναλύονται, ενώ καινοτόμες κυκλωματικές αρχιτεκτονικές προτείνονται για την ενίσχυση της ποιότητας της απόκρισης και τη μείωση της κατανάλωσης ισχύος καθενός από αυτά. Η προτεινόμενη αρχιτεκτονική υλοποιεί αποκλειστικά αναλογικά τη λειτουργία ενός type-2 Fuzzy Inference System και αποτελείται από τροποποιημένα Bump κυκλώματα για την κατασκευή γκαουσιανών συναρτήσεων συμμετοχής (ασαφών συνόλων), current-mode MIN/MAX τελεστές για την υλοποίηση της ασαφούς συλλογιστικής και ΟΤΑs σε συνδεσμολογία voltage follower-aggregation για το μπλοκ αποασαφοποίησης κέντρου μάζας. Η αρχιτεκτονική είναι εύκολα ρυθμιζόμενη σε επίπεδο σχεδιασμού, όσον αφορά τις διάφορες υπερπαραμέτρους του συστήματος, με αποτέλεσμα ένα ασαφές σύστημα γενικού σκοπού που μπορεί να τροποποιηθεί ώστε να ταιριάζει σε μεγάλη ποικιλία εφαρμογών υλικού ασαφούς συλλογιστικής. Τέλος, το σύστημα είναι πλήρως προγραμματιζόμενο και ηλεκτρονικά ρυθμιζόμενο ακόμη και μετά την κατασκευή του. Ο τρόπος εκπαίδευσης, λειτουργίας και προσαρμογής της προτεινόμενης αρχιτεκτονικής περιγραφέται αναλυτικά. Η αποτελεσματικότητα και η ακρίβεια της προτεινόμενης αρχιτεκτονικής επιβεβαιώνονται σε εφαρμογές ασαφούς ταξινόμησης σε πραγματικά δεδομένα. ΄Εξι συνολικά αναλογικοί ασαφείς ταξινομητές σχεδιάστηκαν σε τεχνολογία CMOS TSMC 90nm με χρήση του προγράμματος σχεδίασης Cadence IC Suite για τον ηλεκτρoνικό και φυσικό σχεδιασμό βάσει της προτεινόμενης αρχιτεκτονικής για τρεις εφαρμογές ταξινόμησης. Κάθε αναλογικός ταξινομητής αξιολογείται στο αντίστοιχο σύνολο δεδομένων τόσο ως προς την ακρίβεια της ταξινόμησης συγκριτικά με τον ισοδύναμο ασαφή ταξινομητή σε επίπεδο λογισμικού, όσο και ως προς την ευαισθησία του αναλογικού συστήματος.
URI: http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/18805
Εμφανίζεται στις συλλογές:Διπλωματικές Εργασίες - Theses

Αρχεία σε αυτό το τεκμήριο:
Αρχείο Περιγραφή ΜέγεθοςΜορφότυπος 
thesis_Evangelos_Georgakilas_03116047.pdf5.41 MBAdobe PDFΕμφάνιση/Άνοιγμα


Όλα τα τεκμήρια του δικτυακού τόπου προστατεύονται από πνευματικά δικαιώματα.