Please use this identifier to cite or link to this item: http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/18816
Full metadata record
DC FieldValueLanguage
dc.contributor.authorΣερλής, Εμμανουήλ - Αναστάσιος-
dc.date.accessioned2023-10-18T05:24:16Z-
dc.date.available2023-10-18T05:24:16Z-
dc.date.issued2023-10-17-
dc.identifier.urihttp://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/18816-
dc.description.abstractΣτόχος της παρούσας διπλωματικής εργασίας είναι η υλοποίηση του αλγορίθμου μηχανικής μάθησης Learning Vector Quantization σε πολύ χαμηλής κατανάλωσης αναλογικά ολοκληρωμένα κυκλώματα. Η προτεινόμενη αρχιτεκτονική του ταξινομητή - η οποία βασίζεται στην δομή του αλγορίθμου - παρουσιάζεται αναλυτικά παρακάτω, ενώ πραγματοποιείται και ανάλυση των επιμέρους κυκλωματικών μερών τα οποία δομούν το σύστημα ταξινόμησης. Συγκεκριμένα, τα βασικά κυκλώματα του ολοκληρωμένου είναι αυτό του Bump για τον σχηματισμό εύρωστων πολυδιάστατων μετρικών απόστασης, καθώς και του Winner Take-All για την λήψη της τελικής απόφασης ταξινόμησης. Η εν λόγω αρχιτεκτονική αντιπαραβάλεται με μία εναλλακτική υλοποίηση του αλγορίθμου η οποία περιλαμβάνει ένα κύκλωμα ευκλείδιας απόστασης, με την λήψη της τελικής απόφασης να λαμβάνεται από ένα Loser-Take-All κύκλωμα. Επιπλέον, σε πρόβληματα ταξινόμησης των οποίων οι είσοδοι απαιτείται να είναι ψηφιακές, ο αναλογικός ταξινομητής μπορεί να επεκταθεί, μέσω της ενσωμάτωσης ψηφιακών κυκλωμάτων χαμηλής κατανάλωσης, όπως Digital-to-analog converters και decoders. Η υλοποίηση και εκπαίδευση του μοντέλου, με σκοπό τον καθορισμό των παραμέτρων για την κυκλωματική υλοποίηση γίνεται με τη βοήθεια της γλώσσας python και της βιβλιοθήκης scikit-learn. Οι αρχιτεκτονικές σε 3 διαφορετικά σύνολα δεδομένων με τα συγκριτικά αποτελέσματα ανάμεσα σε υλικό και λογισμικό να παρουσιάζονται. Η υλοποίηση και προσομοίωση του κυκλώματος έγινε με τη βοήθεια του προγράμματος σχεδίασης Cadence IC Suite σε τεχνολογία TSMC 90 nm CMOS process.en_US
dc.languageelen_US
dc.subjectLearning Vector Quantizationen_US
dc.subjectΑρχιτεκτονικές ταξινόμησηςen_US
dc.subjectσχεδίαση μεικτού-σήματος κυκλωμάτωνen_US
dc.subjectχαμηλή κατανάλωσηen_US
dc.subjectπεριοχή υπο-κατωφλίουen_US
dc.subjectΓκαουσιανά κυκλώματαen_US
dc.subjectΚυκλώματα ευκλείδιας απόστασηςen_US
dc.subjectμετατροπέας ψηφιακού σήματος σε αναλογικόen_US
dc.subjectμετρικές απόστασηςen_US
dc.subjectWinner-Take-All κυκλώματαen_US
dc.subjectLoser-Take-All κυκλώματαen_US
dc.titleΥλοποίηση του αλγορίθμου Learning Vector Quantization σε αναλογικά ολοκληρωμένα κυκλώματα χαμηλής κατανάλωσης για διαθεματικές εφαρμογέςen_US
dc.description.pages106en_US
dc.contributor.supervisorΣωτηριάδης Παύλος-Πέτροςen_US
dc.departmentΤομέας Επικοινωνιών, Ηλεκτρονικής και Συστημάτων Πληροφορικήςen_US
Appears in Collections:Διπλωματικές Εργασίες - Theses

Files in This Item:
File Description SizeFormat 
thesis_serlis.pdf3.1 MBAdobe PDFView/Open


Items in Artemis are protected by copyright, with all rights reserved, unless otherwise indicated.