Please use this identifier to cite or link to this item: http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/19763
Title: Σχεδίαση RF IC Low Noise Phase Locked Loop (PLL) σε συχνότητες 10-15GHz
Authors: Σπηλιώτης, Αθανάσιος
Παναγόπουλος Γεώργιος
Keywords: Βρόχος Κλειδώματος Φάσης
Σχεδίαση Ολοκληρωμένων Κυκλωμάτων
Ολοκληρωμένα Κυκλώματα CMOS
Ενισχυτές ΥψηλώνΣυχνοτήτων
Θόρυβος Φάσης
Issue Date: 27-Aug-2025
Abstract: Η παρούσα διπλωματική εργασία παρουσιάζει τη σχεδίαση και την υλοποίηση ενός βρόχου κλειδώματος φάσης χαμηλού θορύβου που λειτουργεί σε συχνότητες 10-15 GHz. Ο βρόχος σχεδιάστηκε χρησιμοποιώντας το PDK της τεχνολογίας 22nm CMOS FD-SOI της Global Foundries, η οποία υπόσχεται υψηλή απόδοση με μειωμένη κατανάλωση ισχύος. Η διαδικασία σχεδίασης περιλάμβανε την σχεδίαση σε επίπεδο σχηματικού, την μερική φυσική σχεδίαση της διάταξης (layout) και την επαλήθευση ορθής λειτουργίας σε συγκεκριμένα υποκυκλώματα του βρόχου. Η ροή της σχεδίασης παρουσιάζεται και συνοδεύεται από θεωρητικό υπόβαθρο, αποτελέσματα προσομοιώσεων, ενδιάμεσες σχεδιαστικές επιλογές, σχόλια για την απόδοση, με στόχο η παρούσα διπλωματική εργασία να μπορεί να αποτελέσει πολύτιμο βοήθημα για μελλοντικούς φοιτητές που ασχολούνται με τον σχεδιασμό βρόχων κλειδώματος φάσης. Η εργασία γράφτηκε στα Αγγλικά με στόχο να μπορεί να αξιοποιηθεί από μεγαλύτερο κοινό. Εκτεταμένη περίληψή της στα Ελληνικά παρατίθεται στη συνέχεια.
URI: http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/19763
Appears in Collections:Διπλωματικές Εργασίες - Theses

Files in This Item:
File Description SizeFormat 
SpiliotisThesis.pdf5.57 MBAdobe PDFView/Open


Items in Artemis are protected by copyright, with all rights reserved, unless otherwise indicated.