Παρακαλώ χρησιμοποιήστε αυτό το αναγνωριστικό για να παραπέμψετε ή να δημιουργήσετε σύνδεσμο προς αυτό το τεκμήριο:
http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/19763
Τίτλος: | Σχεδίαση RF IC Low Noise Phase Locked Loop (PLL) σε συχνότητες 10-15GHz |
Συγγραφείς: | Σπηλιώτης, Αθανάσιος Παναγόπουλος Γεώργιος |
Λέξεις κλειδιά: | Βρόχος Κλειδώματος Φάσης Σχεδίαση Ολοκληρωμένων Κυκλωμάτων Ολοκληρωμένα Κυκλώματα CMOS Ενισχυτές ΥψηλώνΣυχνοτήτων Θόρυβος Φάσης |
Ημερομηνία έκδοσης: | 27-Αυγ-2025 |
Περίληψη: | Η παρούσα διπλωματική εργασία παρουσιάζει τη σχεδίαση και την υλοποίηση ενός βρόχου κλειδώματος φάσης χαμηλού θορύβου που λειτουργεί σε συχνότητες 10-15 GHz. Ο βρόχος σχεδιάστηκε χρησιμοποιώντας το PDK της τεχνολογίας 22nm CMOS FD-SOI της Global Foundries, η οποία υπόσχεται υψηλή απόδοση με μειωμένη κατανάλωση ισχύος. Η διαδικασία σχεδίασης περιλάμβανε την σχεδίαση σε επίπεδο σχηματικού, την μερική φυσική σχεδίαση της διάταξης (layout) και την επαλήθευση ορθής λειτουργίας σε συγκεκριμένα υποκυκλώματα του βρόχου. Η ροή της σχεδίασης παρουσιάζεται και συνοδεύεται από θεωρητικό υπόβαθρο, αποτελέσματα προσομοιώσεων, ενδιάμεσες σχεδιαστικές επιλογές, σχόλια για την απόδοση, με στόχο η παρούσα διπλωματική εργασία να μπορεί να αποτελέσει πολύτιμο βοήθημα για μελλοντικούς φοιτητές που ασχολούνται με τον σχεδιασμό βρόχων κλειδώματος φάσης. Η εργασία γράφτηκε στα Αγγλικά με στόχο να μπορεί να αξιοποιηθεί από μεγαλύτερο κοινό. Εκτεταμένη περίληψή της στα Ελληνικά παρατίθεται στη συνέχεια. |
URI: | http://artemis.cslab.ece.ntua.gr:8080/jspui/handle/123456789/19763 |
Εμφανίζεται στις συλλογές: | Διπλωματικές Εργασίες - Theses |
Αρχεία σε αυτό το τεκμήριο:
Αρχείο | Περιγραφή | Μέγεθος | Μορφότυπος | |
---|---|---|---|---|
SpiliotisThesis.pdf | 5.57 MB | Adobe PDF | Εμφάνιση/Άνοιγμα |
Όλα τα τεκμήρια του δικτυακού τόπου προστατεύονται από πνευματικά δικαιώματα.